- 44
- 0
- 约2.28万字
- 约 4页
- 2017-09-09 发布于江苏
- 举报
第31卷第1期 计算机应用研究 V01.31No.1
2014年1月 Researchof Jan.2014
Application Computers
自动修复短时序违反路径的FPGA布线算法
刘洋1’2,杨海钢1,喻伟k2,蔡刚1,徐维涛1
(1.中国科学院电子学研究所可编程芯片与系统研究室,北京100190;2.中国科学院大学,北京100049)
摘要:为了解决寄存器保持时间不满足而引起的短路径问题,提出一种自动修复短时序违反路径的FPGA布
线算法。在VPR时序布线算法整体布线布通之后,调用短路径时序分析来获取违反短时序约束的布线连接,然
后通过修改代价函数,对每条违反短时序约束的连接进行增量布线,使每条连接的路径延时尽可能达到满足短
时序约束所需的延时。实验结果表明,本算法与VPR时序驱动布线算法相比,能够平均修复94.7%的短时序违
反路径,而运行时间仅增加了6.8%。
原创力文档

文档评论(0)