- 1、本文档共21页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
信息科学与技术学院
微机原理与接口技术
课程设计报告
题 目: 交通灯
院 (系): 信息科学与技术学院
专 业: 计算机科学与技术
学 号: 2011508001
姓 名: 王亚斌
指导教师: 周 涛
完成日期: 2014 年 1 月 13 日
目录
一、 设计目的及功能实现 3
1、课设目的: 3
2、所能实现的功能: 4
3、方案选择: 4
二、设计原理 4
三、芯片结构及功能 7
1. 8255工作原理及内部结构 7
2、8255A引脚功能 8
3、8255A的工作方式控制字 10
(1)方式选择控制字 10
(2)端口C置位/复位控制字 11
四、硬件电路图如图 12
五、源程序 13
六、心得体会 22
七、参考文献 22
设计目的及功能实现
1、课设目的:
对微机原理与接口技术所学的知识进行巩固和加强;
通过操作和仿真,锻炼我们独立思考和动手操作的能力;
通过在对交通灯控制器的设计和制作,进一步的了解与掌握利用可编8255A进行开关量控制的原理与方法;
运用8086微处理器和8255芯片的功能,来实现交通灯控制器的实现;
熟悉8255A并行接口的各种工作方式和应用;
掌握多位LED显示问题的解决;
了解交通灯管理的基本工作原理。
2、所能实现的功能:
(1)能实现红绿灯交替点亮;
(2)显示点亮时间;
(3)在绿灯要灭的前3秒钟变成黄灯闪烁3秒;
扩展功能:可以进行手动控制切换。
3、方案选择:
(1)用一片8255可编程接口芯片来实现工作方式的设置,来实现对信号灯的控制,两位数码管显示即用8255来实现其控制;采用一片8086,用其来实现对8255和信号灯进行自动控制,使其免除了手动控制的不便捷性。
(2)要实现对8255和信号灯的自动控制,就要用汇编语言进行编程,采用汇编语言的编译文件,然后打入8086内,来实现对8255和信号灯的自动控制。
(3)采用一片74LS138芯片来实现译码的输出。
二、设计原理
按照时间控制原则,利用并行接口和定时器,采用时间中断方式设计一套十字路口的交通灯管理系统,通行时间(或禁止时间)30秒,准备时间3秒,在准备时间里黄灯闪烁3次,闪烁频率为0.5秒,周而复始。
系统流程图如图2.1所示:
系统运行流程图 如图2.2
三、芯片结构及功能
1. 8255工作原理及内部结构
8255A的内部结构如图3.1所示,它由4部分组成:
(1) 数据总线缓冲器
它是一个双向三态8位缓冲器,用作与系统总线连接是的缓冲部件.CPU与8255A之间所有的数据的发送与接收以及CPU向8255A发送的控制信息和8255A向CPU回送的状态信息都是通过它传送的
(2)三个8位端口PA、PB、PC
端口A(PA口):有一个8位数据输入锁存器和一个8位数据输入锁存/缓冲器;
端口B(PB口):有一个8位数据输入器和一个8位数据输入/输出,锁存/缓冲器;
端口C(PC口):有一个8位数据输入器和一个8位数据锁存/缓冲器。
通常PA口与PB口用作输入/输出的数据端口,PC口用作控制和状态信息端口。PC口可以分为两个四位的端口,每个端口包含一个四位锁存器,可分别同PA口和PB口配合使用,用作控制信号(输出)或作为状态信号(输入)。
(3) A组和B组控制电路
A组:PA口和PC口的高四位(PC7~PC4);
B组:PB口和PC口的低四位(PC3~PC0)。用来管理数据信息控制字和状态字的传送,它接收来自CPU的地址总线的A1,A0和控制总线的信号RD.WR.RESET等,并向8255A的A,B两组发送命令.由它控制把CPU发出的控制命令字或输出的数据送到相应的端口,或把外设的状态信息或输入的数据从相应的端口送到CPU
(2)PU连接引脚
D7——与CPU侧连接的八条双向数据线;
WR(低电平有效)——写输入信号;
RD(低电平有效)——读输入信号;
CS(低电平有效)——片选输入信号;
A0、A1——片内寄存器选择输入信号;
PA7~PA0——A口外设双向数据线;
PB7~PB0——B口外设双向数据线;
PC7~PC0——C口外设双向数据线;
RESET——复位输入信号
(3)8255A的控制信号和传送操作的对应如表3.1所示
/CS /RD /WR A1 A0 执行的操作 0 0 1 0 0 读端口A 0 0 1 0 1 读端口B 0 0 1 1 0 读端口C 0 0 1 1 1 非法状态 0 1 0 0
文档评论(0)