基于Matla 和FPGA 的FIR 数字滤波器设计及实现.docVIP

基于Matla 和FPGA 的FIR 数字滤波器设计及实现.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
文库下载 免费文档下载  HYPERLINK / /    本文档下载自 HYPERLINK / 文库下载网,内容可能不完整,您可以点击以下网址继续阅读或下载:  HYPERLINK /doc/6352c1eb856a561252d36f72.html /doc/6352c1eb856a561252d36f72.html 基于Matlab和FPGA的FIR数字滤波器设计及实现 DSP Builder 基于Matlab和FPGA的FIR数字滤波器设计及实现 孙耀奇,高火涛,熊 超,饶 坤 (武汉大学电子信息学院湖北武汉430079) 摘要:基于FIR数字滤波器的原理和层次化、模块化设计思想,结合Ahera公司的CycloneII系列FPGA芯片,提出了 FIR数字滤波器的实现硬件方案,给出了采用Matlab、QuartusIf设计及实现32阶低通FIR滤波器的方法步骤。仿真及实际测试结果验证了设计方案的正确性,与传统的数字滤波器相比,本文设计的FIR数字滤波器具有更好的实时性、灵活性和实 用性。 关键词:FIR数字滤波器IFPGA;VerilogHDL;Matlab 中图分类号:TN713 文献标识码:B 文章编号:1004—373X(2008)11—089—04 DesignandImplementationofFIRDigitalFilterBasedon SUNYaoqi,GAOHuotao,X10NGChao,RAOKun (SchoolofElectfonic Matlab andFPGA Information,WuhanUniversity,Wuhan。,430"079,China) Abstract:Thepaper introduces principleandstratified,modulardesignidea to of FIRdigitalfilter.Ahardware design a schedulewhichisusingAheraCycloneIIfamilyFPGA32orderslow correctness pass realizeFIRfilterispropose/doc/6352c1eb856a561252d36f72.htmld,the methodand processtest ofdesigning FIRfilterusingMatlahandQuartusⅡarepointedout.Thesimulationandpractice demonstratethe ofthedesign.Comparingwithtraditionaldigitalfilter。ithasmore real—time,flexibilityandpracitcecharacteris— tics. Keywords.FIRdigitalfilter;FPGA;Verilog HDL;Matlab 1引言 响应: H(ei”)=士lH(d”)l∥神 若要求线性相位,则需: (1) FIR数字滤波器以其良好的线性特性被广泛应用于现代电子通信系统中,是数字信号处理的重要内容之一。在实际信号处理中,往往要求系统兼具实时性和灵活性,而已有的一些软件或硬件实现方案(如DSP)则难以同时达到这两方面的要求。使用具有并行处理特性的FPGA来实现FIR滤波器,既有很强的实时性,又兼顾了灵活性,为数字信号处理提供了一种很好的解决方案。FIR滤波器系数计算较为繁琐,在设计时借助Matlab工具箱,选择合适的窗函数,可以方便地计算滤波器系数,并分析其幅频、相频特性。 本文在用FPGA设计FIR滤波器时,采用了层次化、模块化的设计思想,将整个滤波器划分为若干功能模块,运用VerilogHDI。语言和原理图两种设计输入方式,各个模块先独立设计,验证无误后再互联综合,完成了FIR数字滤波器的系统设计及仿真测试。 2 口(∞)一一彻或8(伽)一J9一彻 性相位特性,即: 矗(刀)一^(L—l一以) (2) /doc/6352c1eb856a561252d36f72.html因而^(报)如果满足对称或反对称的条件,就具有线 或 ^(,2)…h(L 1一竹)(3) 数字滤波器结构有很多种,偶对称FIR滤波器的直接型结构如图1所示。 图1偶对称FIR滤波器的直接型结构 其中z(行),y(行)分别为输入输出时问序列。容易得到 FIR滤波器基本原理及结构 F1R数字滤波器的冲击响应h(以)为实序列时,频率 32阶偶对称FIR滤波器的输入输出关系,如式(4)所示; 了(竹)一_}l(o)*[z(o)十。(31)]+^(1)*[z(1)+ z(30)]+&+^(15)*[z(15)+z(16)](4) 收稿日期:2

文档评论(0)

文霸 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档