基于逻辑设计光纤通信8B10B 编解码方法研究.docVIP

基于逻辑设计光纤通信8B10B 编解码方法研究.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
. .    本文档下载自 HYPERLINK / 文库下载网,内容可能不完整,您可以点击以下网址继续阅读或下载:  HYPERLINK /doc/3a739517866fb84ae45c8d03.html /doc/3a739517866fb84ae45c8d03.html 基于逻辑设计的光纤通信8B_10B编解码方法研究 基于逻辑设计的光纤通信8B_10B编解码方法研究. 第8卷 第2期 电路与系统学报 Vol.8 No.2 2003 年 4 月              JOURNAL OF CIRCUITS AND SYSTEMS         April, 2003 文章编号:1007-0249 (2003) 02-0048-06基于逻辑设计的光纤通信8B/10B编解码方法研究*  赵文虎,  王志功,  费瑞霞,  朱恩,  吴微  (东南大学 射频与光电集成电路研究所,江苏 南京 210096)      摘要:本文研究了8B/10B编码中的内在相关性,并在此基础上提出一种基于逻辑设计的编、解码方法,以达到简化实现结构,用于大规模集成电路设计的目的。仿真结果证明本方法的逻辑运算量小、速度快、可靠性高。同时根据仿真需要,采用0.25μm CMOS工艺制作了编解码芯片中TSPC结构D触发器,其电路面积仅为200μm2。经测试,芯片的工作频率可从150MHz一直到2.37GHz。在50欧姆负载条件下,2.37GHz时钟的二分频信号的电压峰-峰值为1.58V,信号占空比为49%,相位抖动为4ps rms。该测试结果为采用本方法设计不同速率的超高速编解码芯片奠定了基础。      关键词:8B/10B码;编码;解码;逻辑运算;集成电路      中图分类号:TN722.7    文献标识码:A  1   引言  随着Internet业务的迅速增长,光纤通信的数据传输速率不断提高。目前,甚短距离传输系统(VSR)、1000BASE-X标准的千兆以太网以及10GBASE-X标准的万兆以太网成为世界上光纤通信系统研究的焦点。然而随着传输距离的增加以及数据速率的提升,信号衰减变得十分严重,波形在传输中发生明显畸变,给通信系统的设计提出了新的挑战。为了增加信息传输的可靠性和稳定性,以上系统都采用了一种传输带宽小、转换密度高以及码字游程长度受限和DC平衡的8B/10B编码[/doc/3a739517866fb84ae45c8d03.html1,2]。从而保证物理层的数据流中有足够多的电平转换,方便接收端进行时钟恢复,有利于检测出传输过程中单个和多个的比特误码,同时编码设计中的一些特殊码组还有助于比特流的码组定位和信息识别。  高速系统中的信息处理都是通过大规模集成电路实现的。因此如何高速、有效地在集成电路中完成发送端的编码以及接收端的相应解码,就成为目前进一步提高通信系统数据传输速率的关键。一种直接的编码方法是查表法。该方法用存储器存储所有可能出现的码组,再将输入码组转换为存储地址,找出对应的编解码。该方法使编解码电路工作速度受到存储器读取时间的限制,还不可避免地增加芯片的面积和功耗。另一种方法则是通过逻辑运算直接完成编解码功能,该方法的难点在于逻辑关系复杂。如果采用卡诺图直接化简,则会产生大扇入逻辑表达式。在最差情况下,表达式的“或”逻辑将达到256项,大大地限制芯片的最高工作速度,同时对大扇入逻辑电路的驱动也将加大芯片功耗。为了解决已有方法中实现复杂、电路规模大、工作速度慢等问题,本文在现有研究成果的基础上[3,4],从8B/10B编码模式内在逻辑关系的角度进行分析,提出了一种简单的、易于大规模集成的编码及解码方法。仿真结果表明:该方法关系明晰、结构紧凑,易于实现。同时采用0.25μm CMOS工艺设计并制作的编解码芯片中关键电路-高速D触发器,通过测试实现了2.37GHz时钟的二分频功能,保证了本文编、解方法在集成电路中的高速实现。  2   方法研究  2.1  编码方法 图1 8B/10B编码的传输系统示意图 8B/10B编码在传输系统中的对应关系如图1所示,在发送端将8B码组按照特定规则映射成为10B码 组,再将10位并行输出通过并串转换器复接成1路高速信号在光纤中传输。 * 收稿日期:2002-11-01   修订日期:2002-11-21    第2期 赵文虎等:基于逻辑设计的光纤通信8B/10B编解码方法研究 49 为了保证输出码组的DC平衡,在编码中设计 了游程值RD,将10B码字

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档