- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第 9卷 第 1期 无 锡 职 业 技 术 学 院 学 报 V o l9 N o1
20 10年 2 月 JOU RNAL O F W U X I IN S T ITU TE O F TECHN OLO G Y Feb 20 10
DD S 信号发生器的设计
陈 慧1, 2 , 云乃彰1
( 1. 南京航空航天大学 , 江苏 南京 2 100 16;
2. 无锡职业技术学院 电子信息技术学院, 江苏 无锡 2 14 12 1)
( ) ( )
摘 要 :利用现场可编程逻辑门阵列 FPGA 实现直接数字频率合成 DD S 原理以及以 DD S 为核心的信号发生器的
设计 , 并给出了以单片机 80C 51为内核的 FPGA 的设计方案及信号发生器产生的仿真波形 。
( ) ( )
关键词 :直接数字频率合成技术 DD S ; 现场可编程逻辑门阵列 FPGA
中图分类号 : TN 911 文献标识码 : A 文章编号 : 167 1 - 7880 ( 20 10) 01 - 0028 - 04
D e s ign o f DD S S ign a l G e n e ra to r
1, 2 1
CH EN H u i , YUN N a izhang
( 1. N anj ing U n iversity of A eronau tics and A stronau tics, N anj ing 2 100 16, C h ina;
2. E lec trica l Info rm a tion In stitu te, W ux i In stitu te of Techno logy, W ux i 2 14 12 1, C h ina)
A b stract: The u se of f ie ld p rog ramm ab le ga te a rray s fo r d irec t d ig ita l frequency syn thesis p rinc ip le and
w ith DD S as the co re of th e signa l gene rato r. D esign on 80C 51 sing lech ip m ic rocom p u ter as the co re of
th e FPGA and p resen t th e sim u la tion w ave fo rm from the signa l gen erato r.
Key words: d irec t d ig ita l frequ ency syn th esis; f ie ld p rog ramm ab le gate array
作为电子系统必不可少的信号源 ,在很大程度 器 , 利用其丰富的 I /O 资源 , 并行处理数据 。并
上决定了系统的性能 , 因而常称之为 电子系统的
文档评论(0)