chapter06-01(扩展IO接口的设计).ppt

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
  开关信号包括脉冲信号和电平信号。在单片机控制系统中,常采用如下方式实现开关信号的输入和输出。   1. 直接解码输入/输出方式   2. 矩阵输入/输出方式 3. 编码输入/输出方式    图6-1 输入/输出方式 (a) 直接解码输入/输出方式;(b) 矩阵输入/输出方式;(c) 编码输入/输出方式   通过单片机芯片实现数字信号的输入处理和输出控制时,必须了解以下问题:   (1) 准确理解CPU各引脚的功能,确定可利用的I/O资源,并做出相对合理的使用规划。   (2) I/O端口作为输出控制信号线时,?必须了解CPU复位期间和复位后相应引脚的状态。MCS-51系列CPU在复位期间和复位后各I/O端口的状态。 (3) 了解I/O端口输出级电路结构和I/O端口的负载能力。只有了解了CPU I/O端口输出级电路结构和负载能力,才可能设计出原理正确、工作可靠的I/O接口电路。   (4) 了解I/O端口输出电平范围。   (5) 了解I/O端口最大耐压。 6.2.1 利用锁存器、触发器扩展I/O口   当仅需要扩展少量的I/O引脚时,可利用锁存器、触发器或三态门电路实现。 1. 输出口扩展    图6-2 利用74LS273芯片的输出口扩展电路   当A15、A14、A13、A12、A11为10110时,U3译码输出端有效,或非门U4A等效于反相器,可见,CPU写外部RAM选通信号延迟了一个门电路延迟时间(约15??ns)。此时,写端口地址为B000H,执行如下指令即可将累加器Acc的内容锁存到74LS273的输出端。   MOV DPTR,#0B000H ;输出口地址送数据指针   MOVX @DPTR,A ;累加器Acc内容锁存到 74LS273的输出端   显然,扩展输出口的状态不能读出。当仅需要修改输出口中个别位的状态时,可使用具有位寻址功能的内部RAM单元作为扩展输出口的映像地址,并采用间接方式访问,即先对映像地址单元进行“读—改—写”操作,再将映像地址单元内容送外部端口。例如,通过如下指令即可将B000H口的b0位取反:   PORTP6 DATA 28H ;使用28H单元作为B000H 端口的映像地址   MOV A,PORTP6 ;Acc←B000H端口映像地址   CPL Acc.0 ;对b0位取反   MOV PORTP6,A ;回写映像地址单元   MOV DPTR,#0B000H ;DPTR←端口地址   MOVX @DPTR,A ;端口映像内容b0位取反后 送74LS273输出端 2. 输入口扩展 图6-3 输入口扩展电路 图6-4 一个实用的输入/输出口扩展电路 6.2.2 利用“串入并出”及“并入串出”芯片扩展I/O口   在速度要求不高的情况下,可利用74LS164、74HC594、74HC595等“串入并出”芯片扩展输出口,利用74LS165、74HC597等“并入串出”芯片扩展输入口,这也是一种   简单、实用的I/O口扩展方式。当串行口未用时,可通过串行口方式0完成串行数据的输入/输出(参阅第4章);而当串行口已作它用时,可根据串行芯片的操作时序,使用I/O引脚模拟串行移位脉冲完成数据的输入/输出。例如,在图6-5中,借助两片74HC595“串入并出”芯片即可将8XC5X芯片的3根I/O引脚通过串行方式扩展为16根输出引脚。   假设扩展的输出引脚ED7~ED0输出的信息在内存中的映像地址为EDATA1,ED15~ED8输出的信息在内存中的映像地址为EDATA1+1,则可通过如下程序段将数据串行输出到ED15~ED0引脚。    图6-5 通过“串入并出”芯片扩展输出引脚 1. ?8255的结构及引脚功能   8255采用DIP40、LCC44或QFP44封装形式,引脚功能及排列如图6-6所示。   图6-6中部分引脚功能解释如下:   D7~D0 ——数据总线,双向,三态,可直接与CPU数据总线相连。   A1、A0 ——地址线,输入。8255由A、B、C三个8位输入/输出口和一个控制/状态寄存器组成,含有四个可寻址的I/O端口。A1、A0地址线状态编码与这四个I/O端口的对应关系如表6-1所示。    图6-6 8255的引脚功能及排列 (a) 引脚功能;(b) 引脚排列 表6-1 地址线状态编码与I/O端口的对应关系    表6-2 8255的工作状态   PA7~PA0 ——A口数据输入/输出引脚。   PB7~PB0 ——B口数据输入/输出引脚。   PC7~PC0 ——C口数据输入/输出引脚。当A、B口工作在选通方式时,C口部分引脚作为A、B口的通信联络信号。

文档评论(0)

word.ppt文档 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档