08EE06EDA实验2(硬件描述语言和原理图的溷合设计).docVIP

08EE06EDA实验2(硬件描述语言和原理图的溷合设计).doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电 子 设 计 自 动 化 实 验 信息学院 班级 第 批 实验台编号 姓名 学号 实验名称 实验二、硬件描述语言和原理图的混合设计 实验设备 (1)EDA实验箱(EP2C5T144C),(2)计算机,(3)EDA软件(QuartusII) 实验目的 熟悉利用QuartusII的原理图输入方法设计电路; 掌握EDA技术的层次化(原理图)设计方法和仿真分析方法; 了解功能仿真、时序仿真和时序参数分析的意义。 实验内容 用VHDL语言完成4位锁存器、测频控制器的设计,包括编译、综合;** 采用混合设计的方法,用原理图画出4位十进制频率计的顶层文件,并给出其测频功能和时序仿真波形图,并加以分析;** 用EDA实验箱进行硬件验证,并分析测量结果;建议硬件测试实验电路采用NO.0电路结构,待测信号F_IN接clock0;测频控制时钟CLK接clock2。;** 在2基础上将其扩展为8位十进制频率计,或带译码输出的4位十进制频率计。 实 验 报 告 要 求 根据以上实验内容写出实验报告: 详细叙述程序设计、软件编译、仿真分析过程; 详细给出程序设计、程序设计分析、仿真波形图及其分析报告; 详细叙述硬件实验过程和实验结果。 实验记录: 仿真分析(目标芯片型号 ,待测信号频率fF_IN=1XX*fCLK,XX为末两位学号) 测频控制器工作时序波形: 位频率计工作时序波形: (功能仿真分析) 位频率计工作时序波形: (功能仿真分析) 位频率计的最高工作频率: MHz;资源使用情况: 个LE, 个I/O; 硬件验证(实验箱编号 目标芯片型号 ) 位频率计测频控制时钟频率: ; 位十进制频率计硬件验证测试结果记录 标称值(Hz) 测量值(Hz) 绝对误差 相对误差 注:标称值--待测信号的频率指示值;测量值--频率计测量显示结果。 教师签名: 注:标注“**”的内容为必须完成,其他为选作内容。 完成时间:200 年 月 日 08EE06EDA实验2(硬件描述语言和原理图的混合设计)6/17/2009

文档评论(0)

***** + 关注
实名认证
文档贡献者

本账号下所有文档分享可拿50%收益 欢迎分享

1亿VIP精品文档

相关文档