网站大量收购独家精品文档,联系QQ:2885784924

篮球竞赛计时器.docVIP

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术课程设计 篮球竞赛计时器 目 录 第一章 绪论 3 1.1 设计题目 3 1.2 设计任务及要求 3 1.2.1 设计任务 3 1.2.1 性能指标要求 3 1.2.1设计要求 3 第二章 电路框图及工作原理 3 2.1 设计方案 3 2.2 电路框图 3 第三章 单元电路的设计 4 3.1 24进制计数器的设计 4 3.2 数码显示电路的设计 6 3.3 秒脉冲的设计 7 3.4 控制开关电路的设计 9 3.5 报警电路的设计 9 3.6 总电路说明 10 第四章 小结及体会 11 参考文献 12 附录一 篮球竞赛24秒计时器总电路原理图 13 附录二 元器件清单 14 第一章 绪论 1.1设计题目 篮球竞赛计时器设计 1.2设计任务及要求 1.2.1设计任务 设计一个篮球竞赛计时器,要求具有24秒倒计时显示、暂停,清零,时间到报警等功能。 1.2.2性能指标要求 1具有显示24秒倒计时功能; 2设置外部操作开关,控制计时器的清零、启动、暂停功能; 3计时器计时到零时,具有报警功能。 1.2.3设计要求 1画出电路组成框图; 2设计出完整电路,并确定各元件参数。 第二章 电路74LS160作为核心部分。同时选择74LS48作为BCD码译码器来对7段数码显示管进行译码驱动,两个七段数码显示管进行显示。采用555计时器制成的多谐振荡器,进行秒脉冲的输入。因为我们需要对其进行暂停、清零、报警等控制,所以我们使用了个开关来控制计数器的各功能的实现,从而实现各种功能。24秒的方案框图如图所示。它秒脉冲发生器、计数器、译码显示电路、报警电路和控制电路等五个组成。其中计数器和控制电路是系统的主要。计数器完成24秒计时功能控制电路完成计数器的直接清零、启动计数、暂停/连续计数译码显示电路功能。秒脉冲发生器产生时钟脉冲信号电路的定时标准电路可采用555集成电路或由TTL与非门组成的多谐振荡其构成。 图1 24秒计时器系统设计框图 预置 使能 CEP CET 时钟 CP 预置数据输入 D3 D2 D1 D0 Q3 Q2 Q1 Q0 进位 RCO L × × × × × × × × L L L L L H L × × ↑ D3’D2’D1’D0’ D3 D2 D1 D0 # H H L × × × × × × 保 持 # H H × L × × × × × 保 持 L H H H H ↑ × × × × 计 数 # 表1 当LD=1,CR=0时,若时钟脉冲加到端CP,则计数器在预置数的基础上完成加计数功能,当加计数到9时,RCO端发出进位下跳变脉冲。 由74LS160构成的十进制递减计数器如图3所示。 图3 其预置数为N=(1101 1011),输出数为M==(24)10 。在CD端的输入时钟脉冲作用下,开始递减。只有当低位RCO端发出借位脉冲时 , 高位计数器才作减计数。当高、低位计数器处于全零 , 完成一个计数周期,然后手动置数PL=0, 计数器完成置数 ,再次进入下一循环减计数。在CP端的输入时钟脉冲作用下,开始递减。只有当低位RCO端发出借位脉冲时 , 高位计数器才作减计数。当高、低位计数器处于全零 , 完成一个计数周期,然后手动置数LD=0, 计数器完成置数 ,再次进入下一循环减计数。 3.2 数码显示电路的设计 根据设计的要求采用74LS48译码器来驱动共阴极数码显示管。74LS48芯片是一种常用的七段数码管驱动器,常用在各种数字电路和系统的显示系统中。74LS48和共阴极七段LED显示器如图4连接。这样连接74LS48可直接驱动共阴极LED数码管。 图4 74LS48输入信号为BCD码,输出端为a、b、c、d、e、f、g共7线,另有3条控制线。为测试端,低电平有效,当=0时,无论输入端A、B、C、D为何值,a~g输出全为高电平,使7段显示器件显示“8”字型,此功能用于测试器件。为灭零输入端,低电平有效。在=1, =1,且译码输入为0时,该位输出不显示,即0字被熄灭。但当译码输入不全为0时,仍能正常译码输出,使显示器正常显示。BI\RBI是一个特殊的端口,有时作用于输入,有时作用于输出,在这里不多做介绍。74LS48功能表见表2。 输入 输出 字形 数字 A B C D BI/RBO a b c d e f g 0 1 2 3 4 5 6 7 8 9 1 1 1 1 1 1 1 1 1 1 1 X X X X X X X X X 0 0 0 0

文档评论(0)

海川电子书城 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档