EDA技术与VHDL程序开发基础教程 教学课件 作者 978 7 302 22416 7 第五章.docVIP

EDA技术与VHDL程序开发基础教程 教学课件 作者 978 7 302 22416 7 第五章.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
5.5.1填空 1.所谓组合逻辑电路是指:在任何时刻,逻辑电路的输出状态只取决于电路各输入信号的组合,而与电路的原有状态无关。 2.在分析门级组合电路时,一般需要先从 卡诺图 写出逻辑函数式。 3.在设计门级组合电路时,一般需要根据设计要求列出 布尔表达式 ,再写出逻辑函数式。 4.基本译码电路除了完成译码功能外,还能实现 逻辑 和 组合 功能。 5.利用串行输入、并行输出的移位寄存器可以方便的实现 串并变换 。 6.寄存器按照功能不同可分为两类 只读 寄存器和 随机 寄存器。 7.数字电路按照是否有记忆功能通常可分为两类 组合电路 、 时序电路 。 8.由四位移位寄存器构成的顺序脉冲发生器可产生 16 个顺序脉冲。 9. 触发器 是组成寄存器和移位寄存器的基本单元电器,而一个触发器可存放 1 位二进制代码,一个n位的数码寄存器和移位寄存器需由 n个触发器组成。 10.常见的触发器有 JK触发器 、 T触发器 、 D触发器 和 RS触发器 。 5.5.2选择 1、同步计数器和异步计数器比较,同步计数器的显著优点是(A) A.工作速度高 B.触发器利用率高 C.电路简单 D.不受时钟CP控制。 2、下列逻辑电路中为时序逻辑电路的是(C) A.变量译码器 B.加法器 C.数码寄存器 D.数据选择器 3、N个触发器可以构成最大计数长度(进制数)为(D)的计数器。 A.N B.2N C.N2 D.2N 4、N个触发器可以构成能寄存(B)位二进制数码的寄存器。 A.N-1 B.N C.N+1 D.2N 5.T触发器特性方程( C )。 A B C D 6.优先编码器的编码(A )。 A 是唯一的 B 不是唯一的 C 有时唯一,有时不唯一 D A、B、C

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档