EDA技术教程教学课件 作者 梁勇 王留奎 第1章概述.pptVIP

EDA技术教程教学课件 作者 梁勇 王留奎 第1章概述.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第1章 概述 1.1 EDA技术的发展概况 1.1.1 EDA的概念和发展历史 1.1.2 PLD的发展概况 1.2 可编程逻辑器件概述 1.2.1 简单PLD的基本结构 1.2.2 CPLD的基本结构 1.2.3 FPGA的基本结构 1.2.4 可编程逻辑器件的主要厂商 1.2.5 Altera公司可编程逻辑器件综述 1.2.6 ISP 1.3 可编程逻辑器件的设计 1.3.1 一般设计流程 1.3.2 基本设计方法 1.3.3 EDA的软件系统 1.4 数字通信系统的性能 FLEX10K的LE有4种工作模式,即正常模式、运算模式、加减计数模式和可清除计数模式 。 图1.18 LE的4种工作模式 3.快速通道互连 在FLEX10K器件中,快速通道互连提供LE与器件I/O引脚之间的互连。 快速通道是遍布整个器件长、宽的一系列水平和垂直的连续式布线通道。 图1.19 快速通道互连 4.I/O单元 I/O单元(IOE)由一个双向缓冲器和一个寄存器组成。 图1.20 IOE的结构图 1.Altera公司 2.Xilinx公司 3.Lattice公司 4.Actel公司 5.ATMEL公司 1.2.4 可编程逻辑器件的主要厂商 1.2.5 Altera公司可编程逻辑器件综述 (1)MAXⅡ系列 (2)MAX系列 1.CPLD器件系列产品 2.FPGA器件系列产品 (1)FLEX系列 (2)ACEX系列 (3)Cyclone/Cyclone II系列 (4)Stratix/Stratix II 系列 3.FPGA的配置器件系列产品 Altera的FPGA器件主要有两类配置方式:主动配置和被动配置。 主动配置:由FPGA器件引导配置工作完成,它控制外部存储器和初始化过程。 被动配置:由外部计算机或控制器控制配置过程。 1.2.6 ISP ISP(In-System Programming,在系统可编程)是指用户可把已编译好的用户代码直接写入目标电路板上的器件,并且不管器件是空白的还是被编程过的,而不需要从电路板上取下器件,已经编程的器件也可以用ISP方式擦除或再编程。 1.ISP简介 ISP技术的优势是不需要编程器就可以进行系统的实验和开发,可编程芯片可以直接焊接到电路板上,调试结束即成成品,免去了调试时由于频繁地插入取出芯片对芯片和电路板带来的不便。 ISP的整个工作分为三部分,第一是引导程序(BOOT程序);第二是升级程序(update程序);第三是正常程序(normal程序)。 2.JTAG简介 JTAG是IEEE的联合测试行动小组(Joint Test Action Group)所制定的测试标准(IEEE 1149.1—1990),使得用户可以测试器件的逻辑和相互之间的连接。 IEEE 1149.1标准定义了一个串行协议。 无论封装约束怎样,该协议都要求每个符合标准的器件上有4个(也可以是5个)引脚。 图1.26 Altera的10芯JTAG管脚排列图 3.下载电缆 Altera公司常见的下载电缆有3种:ByteBlasterMV、ByteBlasterII和USB Blaster。 (1)ByteBlasterMV下载电缆 图1.27 ByteBlasterMV 下载电缆实物连接图 图1.28 ByteBlasterMV 下载电缆电路原理图 图1.29 USB-Blaster下载电缆实物连接图 (2)USB Blaster下载电缆 图1.30 USB Blaster下载电路结构框图 图1.31 EDA设计流程图 1.3.1 一般设计流程 (1)原理图输入方式 (2)HDL程序的文本输入方式 (3)状态图(波形图)输入方式 2.逻辑综合和优化 综合器就是能够自动将一种设计表示形式向另一种设计表示形式转换的计算机程序。 图1.32 编译器和综合器的功能比较 图1.33 综合器工作示意图 3.目标器件的适配 4.目标器件的编程/下载 5.设计过程中的有关仿真 6.硬件仿真和硬件测试 电子线路设计采用的基本方法主要有3种:直接设计、自顶向下(Top-to-Down)设计、自底向上(Buttom-to-Up)设计。 直接设计就是将设计看成一个整体,将其设计成为一个单电路模块,它适合小型、简单的设计。 1.3.2 基本设计方法 1.自顶向下的设计方法 自顶向下的设计方法就是从设计的总体要求入手,自顶向下地将设计划分为不同的功能子模块,每个模块完成特定的功能,这种设计方法首先确定顶层模块的设计,再进行子模块的详细设计,而在子模块的设计中可以调用库中已有的模块或设计过程中保留

您可能关注的文档

文档评论(0)

时间加速器 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档