- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
论文模板53715.doc
编号:C甲2723
2010年山东省大学生电子设计竞赛
题目:VGA显示的多通道数字示波器
参赛学校:大学
参赛学院:光电信息学院
参赛选手:指导教师:电子竞赛小组
联系方式:
VGA显示的多通道数字示波器
??
摘 要:本系统设计使用XILINX FPGA提供的Spartan-3E为主控制器的EXCD-1平台完成了VGA显示的多通道数字存储示波器。本系统主要由信号调理模块,A/D转换模块,,VGA显示模块。本系统实现了频率范围为0-1MHz的模拟信号在VGA上的显示,模拟信号任意电平的触发功能,存储回放功能,并按要求进行了垂直灵敏度和扫描速率的挡位设置,能够按照要求完成对两路数字信号的输出。通过测试,本设计系统性能良好,各项指标均能较好地完成设计要求,同时我们扩展了VGA显示和多档位等功能。
关键词: ;实时采样;等效采样;VGA显示
Abstract: this system the Spartan-3E based controller platform EXCD-1 provided by XILINX FPGA and the EP2C35F484 ALTERA chip as processing core to complete the VGA display of multi-channel digital storage oscilloscope. This system consists of signal conditioning modules, A / D converter module, FPGA control and processing module, VGA display module. The system realizes the frequency range 0-1MHz analog signal on the VGA display, any analog signal level of the trigger function, storage playback capabilities, as required for the vertical sensitivity and scan speed of gear set, as required, complete two-way digital signal outputs. Through testing, the design of the system is good.The indicators can better fulfill the design requirements, and We extend the VGA display and features such as multi-gear
Keyword: FPGA, real-time sampling, equivalent sampling, VGA Display
目录
一、方案选择与论证
本设计使用题目要求的Xilinx EXCD-1 开发板为控制核心,利用相应的IP核,使用硬件描述语言对外接设备的控制,以实现题目的要求。本设计使用FPGA开发板,使性能更加出色,控制更加人性化。具体模块组成框图如下图所示:
图1系统组成框图
1、FPGA设计
方案一:本设计使用题目要求的Xilinx EXCD-1 开发板作为主控芯片,本方案设计集中,易于实现,而且利用硬件描述语言Verilog HDL进行编程,时序控制严格,便于控制,完全可胜任底层各种设计要求。
方案二:使用单片机作为控制芯片进行设计,单片机操控方便,资源丰富,但速度和精确度都不甚理想。
经上所述,我们选择方案一。
2、信号调理电路设计
题目要求信号频率在0~1MHZ,我们采用高速ADC进行采样,ADC芯片要求模拟信号为单极性信号,所以对于双极性信号首先要将信号进行调理以满足ADC的采样要求。
方案一:信号调理电路使用分立元件搭建,虽然易于搭建,价格便宜,但分立元件间干扰大,不利于调试,并且不易达到采样速率、幅度等指标。
方案二:利用高速运放OPA690进行搭建电平移位,该芯片易于购买,信噪比低,利于调试和运用。
经讨论,我们采用方案二。
3、触发电路设计
触发电路用以产生同步脉冲信号,当FPGA检测到有同步信号产生电路送来的同步脉冲时,才启动ADC进行数据的采集,以保证显示波形的稳定。
我们选用电压比较器产生脉冲信号使任意电平触发。
方案一:利用分立元件自行搭建,成本低,易于购买元件,但是电路设计复杂,调试复杂。
方案二:选用如LM339、LM311等一般运放,易于购买和搭建,但是速率和品质系数不能满足题目输入信号1MHZ时
原创力文档


文档评论(0)