电子技术综合设计报告.docVIP

  1. 1、本文档共12页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电子技术综合设计报告.doc

目录 一、数字钟的基本组成及工作原理......................................................................2 1、数字钟的构成 2 2、数字钟的工作原理 2 二、数字钟的设计与制作 3 1、方案设计 3 2、设计步骤与方法 2 2.1、方案流程图 3 2.2 、NE555脉冲电路产生 3 2.3、计数器电路 5 2.4、译码和显示电路 7 2.5、校时电路 10 三、数字钟的扩展功能 11 1、定点报时 11 2、 12以后化为1 12 四、总结及体会 12 五、参考文献...........................................................................................................13 数字时钟设计 内容摘要:数字钟1秒响1秒停地响5次。 数字钟的设计与制作 1、方案设计 方案一:用CC4518计数器构成计数电路,用CC4511译码构成译码电路,用LG5011AH共阴数码管构成显示电路,用555构成多谐振荡器构成秒脉冲信号发生器,用发光二极管作输出显示。 方案二:首先构成一个由32768Hz的石英晶体振荡器和由CD4060构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,由74LS161采用清零法分别组成六十进制的秒计数器、六十进制分计数器、二十四进制时计数器和七进制的周计数器。使用由32768Hz的石英晶体振荡器和由CD4060构成的分频器构成的产生震荡周期为一秒的标准秒脉冲,把秒计数器地进位输出作为分计数器的CP脉冲,分计数器的进位输出作为时计数器的CP脉冲,时计数器的进位输出作为周计数器的CP脉冲。使用74LS48为驱动器, BS201A数码管作为显示器。 2、设计步骤与方法 2.1方案流程图 2.2 NE555脉冲电路产生 1)555管脚图 图2 555芯片管脚图 2)555芯片引出端功能说明 表1 引出端功能符号说明 符号 功能 符号 功能 低触发端 阀值端 输出 放电端 复位 控制电压 3)555构成多谐振荡器电路图(f=1HZ) 图3 多谐振荡器电路 图4 多谐振荡器波形 4)相关参数计算 2.3计数器电路 用CC4518构成60、24进制计数电路。 CC4518芯片功能介绍 CC4518为双BCD加计数器,该器件由两个相同的同步4级计数器组成。计数器为D触发器。具有内部可交换CP和EN线,用于在始终上升沿或下降沿加计数。在单个单元运算中,EN输入保持高电平,且在CP上升沿进位。CR为高电平时,计数清零。 计数器在脉动模式可级联,通过将Q3连接至下一计数器的EN输入端实现级联。同时后者的CP输入保持低电平。 2) CC4518芯片管脚图 图5 CC4518管脚图 3)CC4518芯片功能表 表2 CC4518功能表 CL (CP0) EN (CP1) R 功 能 ↑ 1 0 加计数 0 ↓ 0 加计数 ↓ × 0 不 变 × ↑ 0 不 变 ↑ 0 0 不 变 1 ↓ 0 不 变 × × 1 Q3~Q0=0 4)60进制计数电路 图6 60进制计数电路 工作原理:根据CC4518的芯片功能,当CLK端接低电平时EN端为下降沿加计数。个位向十位的进位脉冲,利用Q3的下降沿,接EN端。每当个位计满9后就使高片计1从而完成计数。 要完成60进制,只需十位计数到0110,即Q1、Q2接与门再对十位进行清零即可。 5)24进制计数电路 图7 24进制计数电路 工作原理:24进制计数电路工作原理与60进制计数电路工作原理基本思想相同都是利用CLK端接低电平时EN端为下降沿加计数。个位向十位的进位脉冲,利用Q3的下降沿,接EN端。每当个位计满1001B后就使高片计1完成计数。 不同之处在于此电路是计数到24,此时的清零工作分别要牵扯到十位和个位(0010 0100)利用个位的Q2和十位的Q1经过一个与门同时对两片CC4518芯片同时清零。完成24进制的计数 图8 CC4511管脚图 图9 LG5011AH管脚图 表3 CC4511功能表 输 入 输 出 LE BI LT D C B A a b c d e f g 0 0 1 1 0 0 0 0 1 1 1 1 1 1 0 1 0 1 1 0 0 0 1 0 1 1 0 0 0 0 2 0 1 1 0 0 1 0

文档评论(0)

天马行空 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档