- 1、本文档共117页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA课程设计河南农业大学.ppt.ppt
绪论 门电路、触发器等称为逻辑器件; 由逻辑器件构成,能执行某单一功能的电路,如计数器、译码器、加法器等,称为逻辑功能部件; 由逻辑功能部件组成的能实现复杂功能的数字电路称数字系统。 数字系统设计方法简介 明确设计要求,确定系统的输入/输出 ; 确定整体设计方案 ; 自顶向下(top-down)的模块化设计方法 。 数字系统的设计层次 选用通用集成电路芯片构成数字系统; 应用可编程逻辑器件实现数字系统; 设计专用集成电路(单片系统)。 应用可编程逻辑器件(PLD: Programmable Logic Device)实现数字系统设计,是目前利用EDA(Electronic Design Automation)技术设计数字系统的潮流。 这种设计方法以数字系统设计软件为工具,将传统数字系统设计中的搭建调试用软件仿真取代,对计算机上建立的系统模型,用测试码或测试序列测试验证后,将系统实现在PLD芯片或专用集成电路上,这样最大程度地缩短了设计和开发时间,降低了成本,提高了系统的可靠性。 PLD简介 数字集成电路的发展过程: 电子管 晶体管 小中规模集成电路(SSI,MSI) 大规模集成电路(LSI) 超大规模集成电路(VLSIC) 具有特定功能的专用集成电路(Application Specific Integrated Circuit ASIC) 为使ASIC的设计周期尽可能短, 出现了现场可编程逻辑器件(Field Programmable Logic Device FPLD),其中应用最广泛的当属CPLD和FPGA。 CPLD:Complex Programmable Logic Device FPGA :Field Programmable Gate Array 统称为PLD或CPLD/FPGA。 PLD发展过程 早期: PROM、 EPROM 、EEPROM 70年代中期:Programmable Logic array PLA 70年代末:美国MMI公司Programmable array Logic --PAL 80年代中期:Altera公司Generic Array Logic --GAL 共同特点:低密度PLD,结构简单,设计灵活, 规模小,难以实现复杂的逻辑功能。 PLD发展过程 80年代中期:Altera公司 Erasable Programmable Logic Device EPLD 1985年:Xilinx公司 Field Programmable Gate Array FPGA 80年代末:Lattice公司提出In System Programmable ISP技术,相继出现了一系列具备在系统可编程能力的复杂可编程逻辑器件 (Complex Programmab1e Logic Device CPLD)。 共同特点:高密度、高速度、低功耗结构体系更灵活、适用范围更宽 ,设计风险为零。 PLD发展过程 90年代以后,高密度PLD在生产工艺、器件的编程和测试技术等方面都有了飞速发展,CPLD的集成度一般可达数千甚至上万门 。 Altera的EPF10K10每片含62000?158000个可使用门,重复擦写次数达10万次以上。 EDA软件种类及各自特点 专门用于开发FPGA和CPLD的EDA工具分为五个模块: 1.设计输入编辑器(xilinx的Foundation、Altera的 MAX+plus2等) ; 2.仿真器(如Mentor公司的ModelSim,Cadence公司的Verilog-XL,NC-Verilog等) ; 3.HDL综合器(Synopsys公司的FPGA Compiler、FPGA Express 等); 4.适配器(或部局布线器)(如Lattice公司的ispEXPERT 中有自己的适配器); 5.下载器(编程器)。 MAX_Plus2_10.0(学生版 )支持的器件 1、EPF10K10,EPF10K10A等 2、MAX7000系列(如MAX7000S中的 MAX7128) 3、EPM9320等 MAX+plus2使用练习 图形输入方式(.gdf文件); HDL (Hardware Descript
您可能关注的文档
最近下载
- 2025年海南省普通高中学业水平合格性考试物理真题试卷含详解.pdf VIP
- 2024年陕西省西安市未央区小升初数学试卷(含答案).pdf VIP
- 统编版高中语文选择性必修中册第二单元复习知识点梳理汇编.docx VIP
- 产品可行性分析报告模板.pptx VIP
- 江苏省南京市中考语文试题+答案.pptx VIP
- 支撑梁拆除技术交底.docx VIP
- 2025年江苏省南京市中考语文试题及答案.docx VIP
- 22g101-3独立基础、条形基础、筏板基础、桩基础.pptx VIP
- GB51018-2014:水土保持工程设计规范.pdf VIP
- 环境科学与工程专业英语第四版(有道文档翻译版).docx VIP
文档评论(0)