基于AD9228的超声数据采集电路的设计_临床医学论文.docVIP

基于AD9228的超声数据采集电路的设计_临床医学论文.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于AD9228的超声数据采集电路的设计_临床医学论文.doc

基于AD9228的超声数据采集电路的设计_临床医学论文 基于AD9228的超声数据采集电路的设计_临床医学论文 作者:李粤得,张雷刚,余胜康,彭虎 【摘要】 介绍了数字超声成像系统中数据采集电路的设计方案和功能特性。该电路以ADI公司的高速A/D转换芯片AD9228为基础,可以实现最高达65MSPS的模数转换速率,并使用FPGA实现LVDS信号的电平转换,以及串并转换,最后实现数字信号的并行输出。测试结果表明:该系统的12位数字化输出只在最后1位有抖动,可满足实际设计要求。 【关键词】 超声成像;数据采集;高速A/D转换;LVDS信号;串并转换 Abstract:We described the design of data acquisition circuit in ultrasonic imaging system. The design was bases on high speed A/D converter AD9228, which can reach the highest converter rate at 65MSPS. In the circuits, FPGA was used to convert LVDS data into LVCOMS data, and converted serial data into parallel data, finally accomplished the parallel digital signal output. It is tested that only the last one of twelve bits output data have jittered.The result meets the design requirements. Key words:Ultrasonic imaging; Data acquisition; High speed A/D converter; LVDS data; Deserializer 1 引 言   随着计算机、现代信号处理技术的不断发展,超声成像系统逐渐向全数字化方向发展。全数字超声成像技术在接收前端将回波信号转变为数字量,通过设计专用ASIC系统替代传统模拟处理电路,实现信号的延迟、叠加及信号处理,使图像更清晰、更准确,分辨率更高,提高了超声诊断设备的质量[1]。   AD9228是ADI公司针对全数字超声系统推出的4通道单芯片模拟前端。其极高的集成度允许医疗设备设计师将超声系统的信号通道尺寸减少50%,电路板占用面积减少约40%,顺应了当今超声仪器向小型化、便携式方向发展的趋势。同时,可明显降低仪器的噪声,各项性能指标得到显著提高,在实现小型化的同时保证了图像的高质量,提高了医学超声影像诊断的准确性。 2 AD9228简介 2.1 AD9228的内部结构图 图1为AD9228芯片内部结构示意图。AD9228主要由12位ADC,SPI接口,时钟、数据倍频器和参考电压选择4个部分组成。四路的12位ADC完成最高65MSPS的模数转换,并且采用低电压差分信号(LVDS)输出。SPI接口可以控制A/D的位数选择,通道选择,时钟频率和数据序列的选择以及输出数据的分辨率。倍频器可以自动地加倍采样时钟频率以匹配输出的LVDS数据速率,如DCO和FCO时钟输出。参考电压选择部分可以选择ADC是否需要参考电压以及参考电压输入的大小。AD9228采用1.8 V电压供电,模拟输入信号的幅度范围是2Vp-p。 图1 AD9228芯片内部结构示意图 Fig 1 The internal structure of AD9228 2.2 AD9228的工作原理   AD9228的体系结构由一个流水线模数转换器构成,共分为三个阶段:第一阶段是4bit,第二阶段是8个1.5-bit,最后是一个3的flash。为了纠正前一阶段出现的闪烁错误,每一个阶段都提供足够的重叠。通过数字矫正逻辑,每一个阶段的量化输出最终合并为12的输出。该流水线体系结构允许第一阶段有一个新的样本输入,而其余阶段则只能使用前一个样本。采样过程是由时钟的上升沿触发的。   流水线的每一阶段都包括一个低分辨率的flash ADC,以及与之相连接的开关电容DAC和中间余数放大器(如乘法数模转换器(MDAC))。余数放大器放大重构DAC输出和闪烁输入之间的差额,用作流水线的下一阶段。为了便于数字校正闪烁错误,在每一阶段设定了1的冗余量。最后一个阶段只包含了一个flash ADC。 输出阶段模块包括数据排列,错误纠正和输出数据到输出缓冲器。最后数据串行化并由帧时钟和数据时钟校准。 3 AD9228应用 3.1 AD9228与模拟电路的接口

您可能关注的文档

文档评论(0)

619731806 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档