- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的任意波形发生器的设计与实现.pdf
第 35卷第 1期 信 息 化 研 究 Vol. 35 No. 1
2009年 1月 Inform atization R esearch J an. 2009
基于 FPGA 的任意波形发生器的设计与实现
张 波 ,杨威克 ,许 力 ,周曦国 ,杜晓杰
(天津师范大学计算机与信息工程学院 ,天津市 300387)
( ) ( )
摘 要 :提出了一种基于 FPGA 现场可编程门阵列 采用 DD S 直接数字频率合成器 技术的任
意波形发生器设计方案 。该方案的硬件电路以 FPGA 为核心器件 ,辅以 D /A 转换器 、程控放大和人机
接口电路构成 。其中 FPGA 内部控制电路采用 805 1单片机软核为核心进行设计 ,信号合成电路采用
VHDL 语言设计数控振荡器实现 ,低通滤波器为采用窗函数法设计的 16 阶线性 F IR 数字滤波器 。
关键词 :任意波形发生器 ;现场可编程门阵列 ;直接数字频率合成 ; F IR 滤波器
中图分类号 : TN 752
提供的 8051 IP 核实现 ;信号发生部分基于 DD S技术
0 引 言
采用 VHDL 语言设计实现 。在 FPGA 内部实现波形发
随着电子技术的不断发展 ,对波形发生器的性能 生 、低通滤波器 、输入控制电路 、显示控制电路及幅度
要求越来越高 ,要求其频率稳定度 、准确度及分辨率要 控制电路的数字部分 ;在 FPGA 外部扩展电路中实现
高 , 以适应各种高精度测量 。为适应这种发展要求 , 目 人机交互界面 、D /A 转换和程控放大器的模拟部分 。
(
前众多的任意波形发生器设计方案均以专用 DD S 直
2 DD S原理及其 FPGA 实现
)
接数字频率合成器 芯片加单片机 的形式予 以实
现 [ 1 ] 。但是 , 以 DD S芯片为核心设计的信号发生器由 图 2 是 DD S的基本结构图 ,主要 由相位累加器 、
于芯片本身已经固化了特定功能 , 因此对于不同的应 相位调制器 、波形 ROM 和 D /A 转换器 4 个部分组成 。
用其灵活性相对较差 [ 2 ] 。同时 , DD S 芯片加单片机的
设计模式使硬件电路相对复杂 。基于以上原因 ,本文
( )
提出了基于 FPGA 现场可编程门阵列 内置 8051单
片机软核的任意波形发生器的设计方案 。这一设计方
案可以充分发挥 FPGA 在数字信号处理方面的优势和
805 1单片机在控制方面的特点 , 同时简化了系统的硬
图 2 DD S基本结构
件电路设计 ,提高了系统的集成度和稳定性 。
DD S技术是建立在采样定理基础上的 ,它首先对
1 系统组成
需要产生的波形进行采样 ,将采样值数字化后存入存
基于 FPGA 的任意波形发生器硬件框图见图 1。 储器作为查找表 ,然后再通过查表将数据读出 ,经过
文档评论(0)