VHDL语言设计《数字系统与逻辑设计》课程设计-智力竞赛抢答器设计.docVIP

VHDL语言设计《数字系统与逻辑设计》课程设计-智力竞赛抢答器设计.doc

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
《数字系统与逻辑设计》课程设计任务 一 、设计目的 全面熟悉、掌握VHDL语言基本知识,掌握利用VHDL语言对常用的的组合逻辑电路和时序逻辑电路编程,把编程和实际结合起来,熟悉编制和调试程序的技巧,掌握分析结果的若干有效方法,进一步提高上机动手能力,培养使用设计综合电路的能力,养成提供文档资料的习惯和规范编程的思想。 二、设计要求 1、设计正确,方案合理。 2、界面友好,使用方便。 3、程序精炼,结构清晰。 4、设计报告5000字以上,含程序设计说明,用户使用说明,源程序清单及程序框图。 5、上机演示。 6、有详细的文档。文档中包括设计思路、设计仿真程序、仿真结果及相应的分析与结论。 三、进度安排 第十九周 星期一: 课题讲解,查阅资料   星期二: 总体设计,详细设计 星期三: 编程,上机调试、修改程序 星期四: 上机调试、完善程序 星期五: 答辩 星期六-星期天:撰写课程设计报告 附: 课程设计报告装订顺序:封面、任务书、目录、正文、评分、附件(A4大小的图纸及程序清单)。 正文的格式:一级标题用3号黑体,二级标题用四号宋体加粗,正文用小四号宋体;行距为22。 正文的内容:一、课题的主要功能;二、课题的功能模块的划分(要求画出模块图);三、主要功能的实现;四、程序调试;五、总结;六、附件(所有程序的原代码,要求对程序写出必要的注释); 目 录 1、课题的主要功能 1 2、功能模块的划分 1 3、主要功能的实现 1 3.1、鉴别功能 1 3.2、锁存功能 1 3.3、转换功能 2 3.4、三选一功能 2 3.5、倒计时功能 2 3.6、片选功能 2 3.7、显示功能 2 4、程序调试 3 4.1、调试方法 3 4.2、各模块程序的调试 3 5、总结 6 6、附件 7 6.1、鉴别模块代码 7 6.2、锁存器模块源代码 7 6.3、模块源代码 8 6.4、三选一模块源代码 9 6.5、倒计时模块源代码 9 6.6、片选模块源代码 11 6.7、显示模块源代码 11 6.8、顶层文件源代码 12 7、评分表 15 1、课题的主要功能 设计一个4人参加的智力竞赛抢答计时器。具有回答问题时间控制功能要求回答问题时间小于等于100秒(显示为0~99),时间显示采用倒计时方式。当达到限定时间时,发出声响以示警告;当有某一参赛者首先按下抢答开关时,相应显示灯亮并伴有声响,此时抢答器不再接受其他输入信号 图1智能抢答器功能模块划分图 该智能抢答器分为七个模块,分别为:鉴别模块、锁存器模块、转换模块、三选一模块、倒计时模块、偏心模块和显示模块。 3、主要功能的实现 3.1、鉴别功能 鉴别模块jianbie如图2所示,输入信号CLK和CLR,若CLR=“0”,表示无人按键,输出信号Q为0;若CLR=“1”,表示有人按键,输出信号Q为1。 3.2、锁存功能 锁存器模块suocunqi如图3所示,锁存器对四位答题者的结果进行锁存,并将其赋给输出信号Q1,Q2,Q3,Q4。 3.3、转换功能 转换模块zhuanhuan如图4所示,把抢答结果转化为二进制数。 3.4、三选一功能 三选一模块sanxuanyi如图5所示,用三位二进制数分别表示抢答者的号数及其倒计时,输出信号Q。 3.5、倒计时功能 倒计时模块daojishi如图6所示,用两个四位二进制数表示倒计时,定义变量HH,LL,由时钟CLK和使能信号EN控制。当HH==0,LL==0时,发出声音停止计时,输出H(XXX),L(XXX)。 3.6、片选功能 片选模块pianxuan如图7所示,对三个七段数码管进行选择。 3.7、显示功能 显示模块xianshi如图8所示,将所有进程中的数值转换成七位二进制数。 图2 jianbie模块 图3 suocunqi模块 图4 zhuanhuan模块 图5 sanxuanyi模块 图6 daojishi模块 图7 pianxuan模块 图8 xiandhi模块 4、程序调试 4.1、调试方法 (1)人工调试。写好一个程序后不能急于上机调试,而是先进行纸面上的检查,改正错误的地方。 (2)上机调试。机器提示有多处错误,应先改第一条,后面的错误大多是因

您可能关注的文档

文档评论(0)

***** + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档