- 1、本文档共5页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA实现DSP与RapidIO网络互联.pdf
基于FPGA实现DSP与RapidIO网络互联 技术频道 中电网 页码,1/6
: | | [ ] [ ] | 器
中电网 中国电子元器件门户站 添加到收藏夹 设为首页 您好 ,欢迎来到中电网! 请您登录 免费注册 元器件新闻
首页 | 新闻 | 汽车电子主题月 | 新品 | 技术文库 | 解决方案 | 在线座谈 | 培训 | 活动 | 商城 | 视频 | 黄页 | 下载 | 博客
技术频道: LED照明 | 消费电子 | 通信技术 | 工业控制 | 汽车电子 | 嵌入式系统 | 医疗电子 | 电源管理 | 无源元件 | 传感器 | 测试测量
| | 片上可编程系统 | 设计软件 工具 | | 核 | 低功耗 | 可重构 系统
FPGA PLD/CPLD EDA / ASIC IP FPGA FPGA
首页 可编程逻辑 基于FPGA实现DSP与RapidIO网络互联
基于FPGA实现DSP与RapidIO网络互联
Time:2010-03-16 15:12:46 Author: Source:微计算机信息
, , ,
作者:朱含 岑凡 邢韬 何国建
1. 引言
随着通讯系统的数据处理量日益增大,过去总线形式的体系结构逐渐成
为约束处理能力进一步提升的瓶颈。本文首先简单介绍了嵌入式设计中
总线结构的演化过程,从而引出新一代点对点串行交换结构RapidIO。
在密集型实时信号处理应用中,DSP 由于其本身结构特点具有不可替代
的位置。但是遗憾的是目前很多DSP不具有RapidIO 接口,而且也没有
ASIC 能够为这些DSP提供RapidIO接口。为了在RapidIO 网络中充分利
用DSP 数据处理的优势,我们采用FPGA 做一个转接桥逻辑,将DSP 的总线连接到一个RapidIO 的IP 核,从而实
现DSP 和RapidIO 网络的互联。
2. 总线结构概述
2.1 总线结构的演化
高速通信和超快速计算的需求日益增大,使得多处理器以及各种外部设备协同工作才能满足实时快速的要求。传统
的系统中,这些处理器、处理器簇、外设之间的数据交互是基于并行的共享总线方式进行。从单分段总线到级联的
多分段总线,这些基于共享总线的体系结构中,所有的设备通讯竞争带宽,这样交互数据成为了整体系统性能的瓶
颈。不仅如此,并行总线所需要的大量IO 引脚也给系统的电器性能和机械性能带来相当的考验。因此,提高系统性
能就迫切需要一种新的体系结构。
目前新型的体系结构是基于点对点串行交换结构的体系。相比传统的并行共享总线结构,串行交换结构中的两个端
点交互数据不影响其他端点之间的数据交互,从而大大提高了系统带宽,除此之外,串行交换结构所需要的引脚也
/tech_260_2010031615124629.htm 2005-9-21
基于FPGA实现DSP与RapidIO网络互联 技术频道 中电网 页码,2/6
大大减少了,而且串行结构采用的差分线连接也提高了信号传输的距离和可靠性。当前流行的串行交换结构主要有
PCI-Express,InfiniBand,Rapid
文档评论(0)