- 10
- 0
- 约2.93千字
- 约 9页
- 2015-08-01 发布于河南
- 举报
放大电路中的反馈
二、已知交流负反馈有四种组态:
A.电压串联负反馈 B.电压并联负反馈
C.电流串联负反馈 D.电流并联负反馈
选择合适的答案填入下列空格内,只填入A、B、C或D。
(1)欲得到电流-电压转换电路,应在放大电路中引入 ;
(2)欲将电压信号转换成与之成比例的电流信号,应在放大电路中引入 ;
(3)欲减小电路从信号源索取的电流,增大带负载能力,应在放大电路中引入 ;
(4)欲从信号源获得更大的电流,并稳定输出电流,应在放大电路中引入 。
解:(1)B (2)C (3)A (4)D
三、判断图T6.3所示各电路中是否引入了反馈;若引入了反馈,则判断是正反馈还是负反馈;若引入了交流负反馈,则判断是哪种组态的负反馈,并求出反馈系数和深度负反馈条件下的电压放大倍数或。设图中所有电容对交流信号均可视为短路。
图T6.3
解:图(a)所示电路中引入了电流串联负反馈。反馈系数和深度负反馈条件下的电压放大倍数分别为
式中RL为电流表的等效电阻。
图(b)所示电路中引入了电压并联负反馈。反馈系数和深度负反馈条件下的电压放大倍数分别为
您可能关注的文档
- (北京版)一年级语文上册课件 小小的船 - 副本.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 1 introduction.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 2 VHDL_refresher.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 10 memories.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 12 HLL design methodology.ppt
- [ECE VHDL 课件] ECE 448 FPGA and ASIC Design with VHDL - 16 ASIC front end design.ppt
- 《小小的船》课件(语文S版一年级语文上册课件) - 副本.ppt
- 《移动通信软件编程基础—C语言》第2章.ppt
- 《移动通信软件编程基础—Java语言》第6章.ppt
- 《中国建筑史》论文内容及格式要求.doc
原创力文档

文档评论(0)