SOC系统的时钟和复位电路.pdfVIP

  • 46
  • 0
  • 约4.86万字
  • 约 47页
  • 2015-08-11 发布于江苏
  • 举报
摘要 本论文的主要工作是设计一个SOC系统(机顶盒信源解码芯片)的时钟和复 位电路。 论文首先介绍了电视的发展历史,说明了当前电视面临从模拟到数字的转 变,从而得到更高的分辨率和抗噪声信能,另外对目前的数字电视分类做了说明。 同时,对SOC技术做了简单的介绍,以此引出技术的发展已经提供了将信源解码 集成到一块芯片的可能。电路的设计目的是使用尽可能少的资源(对应芯片面积 和片外期间)实现整个系统对多时钟的需求。 论文随后根据设计目的对系统架进行了详细的设计,引入一些关键电路模 块:DPLL、DDR Fractional CLOCK、DigitalDivider,并对这些电路实现的功 能做了说明。 接着论文对每个子电路都进行了详细的基本工作原理的叙述,并结合着仿真 对所设计的电路的功能,性能做了仔细的论证。其中对部分模块做了误差分析与 横向比较。另外,各子电路在具体实现时的注意要点在论文中也做了详细说明。 随后,是一个与时钟结构配合的复位电路的设计,同样结合仿真对设计的电 路功能,性能做了仔细的分析。 论文最后讨论了使用本案中的时钟和复位电路对成本的控制以及竞争力的

文档评论(0)

1亿VIP精品文档

相关文档