- 1、本文档共4页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
响应快漂移低性能稳定及价格低廉等优点。1芯片结构.pdf
电子发烧友 电子技术论坛
ICL7650 中文资料介绍: ICL7650 是 Intersil 公司利用动态校零技术和 CMOS 工艺制
作的斩波稳零式高精度运放,它具有输入偏置电流小、失调小、增益高、共模抑制能力强、
响应快、漂移低、性能稳定及价格低廉等优点。
1 芯片结构
ICL7650 采用 14 脚双列直插式和 8 脚金属壳两种封装形式,图 1 所示是最常用的 14
脚双列直插式封装的引脚排列图。各引脚的功能说明如下:
CEXTB:外接电容 CEXTB;
CEXTA:外接电容 CEXTA;
-IN:反相输入端;
+IN:同相输入端;
V -:负电源端;
CRETN:CEXTA 和 CEXTB 的公共端;
OUTCLAMP:箝位端;
OUTPUT:输出端;
V+:正电源端;
INTCLKOUT:时钟输出端;
EXTCLKIN:时钟输入端;
电子发烧友 电子技术论坛
时钟控制端,可通过该端选择使用内部时钟或外部时钟。当选择外部时钟时,
该端接负电源端(V -),并在时钟输入端(EXTCLKIN)引入外部时钟信号。当该端开路
或接 V+时,电路将使用内部时钟去控制其它电路的工作。
2 ICL7650 工作原理
ICL7650 利用动态校零技术消除了 CMOS 器件固有的失调和漂移,从而摆脱了传统斩
波稳零电路的束缚,克服了传统斩波稳零放大器的这些缺点。
ICL7650 的工作原理如图 2 所示。图中,MAIN 是主放大器(CMOS 运算放大器),N
ULL 是调零放大器(CMOS 高增益运算放大器)。电路通过电子开关的转换来进行两个阶
段工作,第一是在内部时钟(OSC)的上半周期,电子开关A 和 B 导通, 和 C 断开,电路处
于误差检测和寄存阶段;第二是在内部 时钟的下半周期,电子开关 和 C 导通,A 和 B 断开,
电路处于动态校零和放大阶段。
由于 ICL7650 中的 NULL 运算放大器的增益 A0N 一般设计在 100dB左右,因此,即使
主运放 MAIN 的失调电压VOSN 达到 100mV,整个电路的失调电压也仅为 1μV 。由于以
电子发烧友 电子技术论坛
上两个阶段不断交替进行,电容CN 和 CM 将各自所寄存的上一阶段结果送入运放 MAIN、N
ULL 的调零端,这使得图 2 所示电路几乎不存在失调和漂移,可见,ICL7650 是一种高增益、
高共模抑制比和具有双端输入功能的运算放大器。
3 icl7650 应用电路
ICL7650 除了具有普通运算放大器的特点和应用范围外,还具有高增益、高共模抑制
比、失调小和漂移低等特点,所以常常被用在热电偶、电阻应变电桥、电荷传感器等测量微
弱信号的前置放大器中。
图 3 所示电路是某地震前兆信号采集系统的前置放大电路。系统中碳电极与信号调理
器浮空地之间感应的自然地空电位 Vi1 和 Vi2 被分别加到 I-CL7650 的两个输入端,微弱
信号Vi1 和Vi2 经放大后将从 ICL7650 的第 10 引脚输出,放大后的信号经过一系列处理后
文档评论(0)