网站大量收购独家精品文档,联系QQ:2885784924

一种适用于地震勘探仪器的低运算量数字滤波器的设计与的研究.pdf

一种适用于地震勘探仪器的低运算量数字滤波器的设计与的研究.pdf

  1. 1、本文档共135页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
摘 要 摘 要 石油是当前国际上最重要的资源,随着我国经济的不断发展,国内对于石 油的需求量也逐步攀升,近年来我国消耗的石油有超过一半都来自国外进口。 与石油需求增加相反的是,我国国内石油产量停滞不前,为了拓展石油储备, 减少石油这种重要战略资源对国外的依存度,必须大力发展国内的石油勘探行 业,以寻找新的油藏。 目前已经很难在地质浅层发现易于开采的油气田,近年来陆续发现也不少 储量客观的陆相海相油田,而地层深处的油藏以及分布在岩石缝隙的岩性储备 依然还有很多未被发现。随着石油价格高涨,很多原来开采成本过高的油藏的 价值也逐步显现出来,为了能够勘探出更深层的石油,同时加强对地下构造的 精细结构的描绘,需要新一代的地震仪器肩负起高分辨高精度的任务。高分辨 仪器的规模比常规仪器大了很多,采集节点数目会达到数十万个,此时系统野 外部分的功耗成为了地震勘探仪器最重要的指标。 基于地震法的勘探仪器是当今最重要的勘探手段,地震法的通过采用检波 器采集地层中传播、反射、折射返回地表的人工震源产生的地震波,分析这些 数据以得到地质的构造。当前国际主流的地震信号滤波器方案已经很成熟,性 能优秀,广泛应用于万道量级及以下的勘探仪器中,能够满足采集需求。但当 前地震勘探对于精细结构的勘测更加注重,采集节点众多,如何进一步通过设 计降低芯片功耗是一个很有意义也是十分迫切的课题。我国近年在地震勘探仪 器的设计方面已经取得了很多成绩,面临高分辨地震勘探仪器的设计时,如何 设计出适合新需求的仪器是一项非常有实际意义的研究。 数字滤波器是全数字地震勘探仪器采集节点中必不可少的一个组成部分, 它的性能直接影响到采集到的地震信号的信噪比和谐波畸变等指标,设计出既 能满足地震勘探数据分析和地震勘探仪器需求,又能兼顾数据运算量的地震数 字滤波器是本文的设计目标。本论文的工作内容包括设计地震数字滤波器的结 构和参数,并且初步实现和验证所提出的设计方案。文章主要分为五个部分: 地震勘探的原理和地震仪器背景介绍、地震勘探分析和地震仪器对数字滤波器 提出的要求、地震勘探仪器中的多级数字滤波器参数设计和仿真、实现方案的 设计和分析、对本文的总结和在此滤波器设计基础上的后续工作展望。 第一章从石油的战略意义出发,分析了国内外的石油需求,介绍了地震勘 探的基本方法和原理,并阐述了当前最有效的地震勘探法和地震勘探仪器的发 展历史和现状,说明了地震仪器中数字滤波器的作用。 I 摘 要 第二章的主要内容是通过对地震信号和地震仪器的分析来得出地震数字滤 波器的设计需求。首先介绍了地层对地震波的影响,然后进一步介绍了地震子 波的分类和性质,说明了地震信号中低频和高频部分的作用,最后分析了地震 仪器的构造和及其发展方向。通过分析得出地震数字滤波器的高抽取、抗混叠、 低功耗、低失真度等指标,并提出地震滤波器前端硬件抽取滤波和后端软件补 偿滤波相结合的设计思路。 第三章从前一章提出的地震数字滤波器的需求指标出发,提出了地震数字 滤波器的多级结构,此系统的前端硬件抽取滤波器由 5 级 CIC 抽取滤波器、3 级FIR 抽取滤波器构成,后端软件补偿滤波器是一个高阶的FIR 滤波器。前端 滤波器的主要任务是高抽取和防混叠,后端滤波器的主要任务是补偿非平坦的 通带响应,它们一起组成了线性相位的地震数字滤波器系统。通过计算了确定 各级前端抽取滤波器参数,并通过幅频响应分析、正弦波仿真测试、脉冲响应 测试验证前端抽取滤波器的性能;根据前端的通带响应特性,通过频率抽样法 设计出后端补偿滤波器的系数。本章的最后通过与当前国外的设计方案的对比 分析,说明了本文提出的设计在运算量方面的优势。 第四章的内容是前端CIC 滤波器和前端FIR 滤波器的Verilog 硬件描述语言 的实现和仿真验证。为了能够尽可能低的降低运算量,前端FIR 滤波器采用DSP 结构实现基于多相分解的滤波算法,每一级FIR 通过控制逻辑共用一个乘法器。 乘法器设计采用中提出了一种可重载的CSD 编码乘法器,能够大大降低单次乘 法运算中的门翻转数。本章的最后通过FPGA 验证了这个前端抽取滤波器系统 的Verilog 代码,并通过综合结果估算了滤波器所占用的资源面积。 第五

文档评论(0)

zaqxsw1230 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档