2007年杭州电子科技大学数字电路考研试题.docVIP

  • 29
  • 0
  • 约 4页
  • 2015-09-22 发布于山西
  • 举报

2007年杭州电子科技大学数字电路考研试题.doc

2007年杭州电子科技大学数字电路考研试题 11.图所示是一个__________电路 12.有一个n变量的逻辑函数,在任何一组变量取值下,两个不同的最小项的乘积为____________ 13.________________________________称为字长,8K×8K的存储系统需要___________根地址线和____________根数据线。 14.分辨率为0.1%的D/A转换器其数字量的位数约为_______________ 15.由555构成的单稳态触发器,其脉宽tW=_______________________ 基本题 用代数法化简函数: 将下列函数写成最小项之和表达式: 用卡诺图化简法将下列函数化为最简与或形式: 用8421BCD码完成下列十进制数A、B的加法运算: A=92 B=23 三分析题 试分析图所示由译码器和选择器组成的电路,写出F(A、B、C)的最简与或表达式。 写出图所示电路的输出表达式 已知逻辑电路及时钟CP和X的波形如图所示,试画出触发器输出端Q1和Q2的波形。设触发器的初始状态为0。 已知逻辑函数如图的ROM阵列所示,求输出函数Y3、Y2、Y1并化简。 写出图所示电路的驱动方程、输出方程和状态方程、画出状态转换图,判断电路逻辑功能,最后检查电路能否自启动。 设计题 用或非门设计一个1位全加器电路。 用8选1的MUX实现下列函数: 要求A2A1A0=WXY 用4位二进制计数器74LS161接成48进制计数器,标出输入、输出端。可以附加必要的门电路。 画出101序列检测器的最简状态图和最简状态转换表,凡收到输入序列101时,输出就为1 ,其中101序列可以重叠检测,即 输入序列X1 :010101101 输出序列X2 :000101001

文档评论(0)

1亿VIP精品文档

相关文档