DDR_SDRAMD布线规则.pdfVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DDR_SDRAMD布线规则.pdf

DDR SDRAM布线规则 - EMSYM 昂信科技 页码,1/8 跳至文章 l 首页 l 芯片设计 EMSYM 昂信科技 苏州市嵌入式系统重点实验室 搜索 搜索 l BOM 管理 l System On Module l 高清 VOD DDR SDRAM布线规则 2009-11-12 / 3:06 pm tzhiwen 抢沙发 首先区别DDR SDRAM与SDRAM: SDRAM在一个时钟周期内只传输一次数据,它是在时钟的上升期进行数据 传输;而DDR则是一个时钟周期内传输两次数据,在时钟的上升期和下降期各 传输一次数据。 SDRAM的工作电压为3.3V ,而DDR 的工作电压为2.5V ; SDRAM采用公共时钟同步,公共时钟同步是指在数据的传输过程中,总线 上的驱动端和接收端共享同一个时钟源,在同一个时钟缓冲器(clock buffer)发出 同相时钟的作用下,完成数据的发送和接收。 采用源同步,源同步就是指时钟选通信号 伴随发送数据一起 DDR SDRAM clk 由驱动芯片发送。所以在 的控制端需要有延迟补偿电路。 DDR SDRAM关心建立时间,而DDR关心保持时间,DDR 比SDRAM要求有更短 的信号建立保持时间、更干净的参考电压、更紧密的走线匹配和新的 / 口信

文档评论(0)

iyjt + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档