《H.264并行编码算法的研究》.pdfVIP

  • 3
  • 0
  • 约1.28万字
  • 约 5页
  • 2015-11-08 发布于河南
  • 举报
《H.264并行编码算法的研究》.pdf

J,hJ·f一·鼙appfj—aIjo算{l …,………~oo…—一—————.—,=i●■■-‘一+ 文章编号:1002—8692(2008)02—0033_03 H.264并行编码算法的研究 ·技术分析· 蒋兴昌。周 军。罗传飞 (上海交通大学图像通信与信息处理研究所电子工程系;上海数字媒体处理与传输重点实验室,上海200240) 【摘要】以x2“编码器作为研究对象,在指令集并行的基础上对其进行线程级并行优化,在In£el双核处理器平台上,针对非实 时编码应用得到近2倍的加速比,针对实时编码应用得到1.5倍的加速比。 【关键词】H.264;指令级并行;线程级并行;多核 【中图分类号】TN919.8l 【文献标识码】A ResearchofParalleI in H.264 CodingAIgorithm Chuan—f西 JIANG Jun,LU0 X;“g—chang.ZHOU (丁k托£i£眦如玷∥f,nq萨co栅Ⅱ疵耐如,l勰d S谤剃尸妇蹦ing矿飘∞廖正点∞l口溜踟而e巧匆,融嘏磅越2002锻mi船) coder x264 as thethread—level is realizedbasedoninstlllctionlevel 【Abstract】7I、aking researchingobject, paralleloptimization 0n dual—core Intel the isalmost2innon—real—time 1.5inreal—timecod- paraUelism. pla“b邢, speeduP codingappIications,and ingapplications. Ievel level 【Keywords】H.264;instruction parallelism;threadpamllelism;multi—core 1 引言 其中,8如砒一和B如删e秭d分别表示并行优化后和并行 优化前目标码流的码率,可从编码器的编码结果获取。码 目前。几乎所有的CPU架构都在向多核化方向发 率增长率r值越小,并行算法对目标码流的影响越小。 展『HJ,例如Intel,AMD的x86,IBM的PdwerPC等。跟传 统的单核CPU相比,多核CPU具有更强的并行处理能3 X264编码器及其缺点 力和更高的计算密度¨J,并大大降低了CPU的功耗。针 对H.264编码的复杂性,人们提出了很多并行优化的办 rent Aimar,L0ren 法:一种是基于指令级的并行(ILP),例如单指令多数据 协议方式在互联网上发布,目前处于开发阶段,许多编解 流(SlMD)指令;另一种是基于线程级的并行(TLP),这 种

文档评论(0)

1亿VIP精品文档

相关文档