数字电子钟_课程设计.docVIP

  • 74
  • 0
  • 约3.98千字
  • 约 21页
  • 2016-09-29 发布于安徽
  • 举报
摘要 数字电子钟由秒信号发生器、“时、分、秒”计数器、译码器及显示器、校时电路等组成。秒信号产生器是整个系统的时基信号,它直接决定计时系统的精度,一般用555构成的振荡器或石英晶体振荡器加分频器来实现。将标准秒脉冲信号送入“秒计数器”,该计数器采用60进制计数器,每累计60秒发出一个“分脉冲”信号,该信号将作为“分计数器”的时钟脉冲。“分计数器”也采用60进制计数器,每累计60分,发出一个“时脉冲”信号,该信号将被送到“时计数器”。“时计数器”采用24进制计数器,可以实现一天24h的累计。译码显示电路将“时、分、秒”计数器的输出状态经七段显示译码器译码,通过六位LED显示器显示出来。校时电路是来对“时、分、秒”显示数字进行校对调整。 关键字: 计数器;译码器;显示器;校时电路 2 设计方案 1 任务要求 时钟的“时”要求用两位显示;上、下午用发光管作为标志; 时钟的“分”、“秒”要求各用两位显示; 整个系统要有校时部分(可以手动,也可以自动),校时时不能产生进位; 系统要有闹钟部分,声音要响5秒(可以是一声一声的响,也可以连续响)。 2 设计原理 由石英晶体多谐振荡器和分频器产生1HZ标准秒脉冲。 “秒电路”、“分电路”均为00—59的六十进制计数、译码、显示电路; “时电路”为00—23的二十四进制计数、译码、显示电路;

文档评论(0)

1亿VIP精品文档

相关文档