网站大量收购独家精品文档,联系QQ:2885784924

he-aac音解码器fpga原型芯片设计.pdf

  1. 1、本文档共79页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
he-aac音解码器fpga原型芯片设计

HE.AAC解码器FPGA原型芯片设计 摘 要 HE.AAC是一种保证在高音质情况下压缩率很高的音频编码,它具有多声 道、多采样率、高压缩比、高音质等特点,可以比AAC的编码效率提高至少 30%,在48Kb/s的码率下就可提供高品质立体声音频,已被全球数字广播协 会和3GPP组织采纳。本文以HE.AAC音频解码器为研究对象,在考虑实时性、 FPGA原型芯片,研究HE.AAC原型芯片的验证方法。 (1).研究HE—AAC解码算法。采用适于硬件实现的方法化简复杂度较高 低了硬件设计的难度。 (2).优化HE.AAC解码器系统架构。以面积优化为主要目标,兼顾解码 速度。采用总体串行,局部流水的方法,设计系统架构。在Huffman 模块之间设计流水线,以尽量少的资源消耗,保证解码效率。使用了 done.start,全流水控制,以及声道间流水控制三种不同接口控制逻辑 保证架构的有效实现。 合逻辑实现码表的索引,节省存储器资源,采用首O电路来简化硬件 的设计,减少了逻辑资源。对IMDCT模块数据做预处理,转化为IFFT 优化算法,使用优化的IFFT模块来实现电路逻辑,提高模块的处理 速度。在AQMF以及SQMF滤波器的设计中,使用共享设计技术, 采用共享DCT-IV子模块的的方式,实现资源共享,比不采用资源共 享的设计逻辑单元减少29.4%,存储器资源减少33.3%,寄存器资源 减少27。8%。在格式器的设计上,采用两个桶式移位寄存器乒乓移位 取码流数据,减少码流解析过程的取数时间,提高码流解析的效率。 关键词:HE.AAC音频解码器;FPGA原型设计;系统级:寄存器传输级 II FPGA of Prototype HE—AACAudioDecoder Design Abstract High advancedaudio MPEG.4isonethe efficiency of coding(HE.AAC)for state-of-the—artaudio candeliver standard,whichbetteraudio coding quality, rates,morechannelsandvarietiesof rates.Andithas highercompression sampling been thestandardized adoptedby Radio andthe Digital 3rdGeneration focusesonthe Partnership Project(3GPP).Thispaper optimization ofMPEG·4 HE-AACdecoderfrom to circuit

您可能关注的文档

文档评论(0)

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档