网站大量收购独家精品文档,联系QQ:2885784924

数字电子技术基础简明教程(组合逻辑电路讲义).ppt

数字电子技术基础简明教程(组合逻辑电路讲义).ppt

  1. 1、本文档共121页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字电子技术基础简明教程(组合逻辑电路讲义).ppt

第 4 章 组合逻辑电路  概 述 一、组合逻辑电路的概念 二、组合逻辑电路的特点与描述方法 4.1 组合逻辑电路的 基本分析方法和设计方法 一、组合逻辑电路的基本分析方法 二、组合逻辑电路的基本设计方法 4.2 加法器和数值比较器 4.3编码器和译码器 4.3.2 译码器 三、显示译码器 3.4 数据选择器和数据分配器 一、数据选择器和数据分配器的作用 1、基本原理: 2、基本步骤: ⑴确定应该选用的数据选择器 k:函数的变量个数 4选1数据选择器74LS153 n:选择器地址码位数 8选1数据选择器74LS151 ⑵写逻辑表达式 逻辑函数的标准与或式 数据选择器输出信号表达式 ⑶求选择器输入变量的表达式 对照比较确定各个输入变量 ⑷画连线图 1、基本原理: 2、 基本步骤: ⑴确定应该选用的译码器 k:函数的变量数 2线—4线译码器74LS139 n:译码器输入位数 3线—8线译码器74LS138 ⑵写出函数的标准与非—与非表达式 函数的标准与或式 标准与非—与非式 ⑶确认译码器和与非门输入信号的表达式 译码器的输入信号=函数的变量 与非门的输入信号=译码器的输出信号 ⑷画连线图 3.6 组合逻辑电路中的竞争冒险 本章小结 本章作业 P223 自我检查题 3.1 P225 思考题与习题 3.1(b) 3.2(b) 3.8 3.13(3) 3.15 3.16(2) 例:用数据选择器实现逻辑函数式 Y=AB+BC+CA 2)将逻辑函数式用最小项表示 解:1)选用数据选择器 函数变量个数为3,根据n=k-1=2,确定选用4选1 数据选择器74LS153 数据选择器标准与或式 3)确定输入变量的表达式 函数变量按A、B、C顺序排列,保持A、B在表达式中的形式,变换Y 比较对照可得:A1=A、A0=B、D0=0、D1=D2=C、D3=1 4)画出逻辑图 74LS153 B A C 1 译码器的主要特点: ⑴输出具有标准的与非形式,即: ⑵提供了输入变量的全部最小项。 因为任何组合逻辑函数总可以用最小项之和的标准形式构成,那么利用两次取反的方法就可以得到由最小项构成的与非—与非表达式。 3.5.2 用二进制译码器实现组合逻辑函数 一、用二进制译码器实现逻辑函数的基本原理和步骤 所以,利用译码器和与非门可以实现任何所需的组合逻辑函数。 n=k 两次取反 由于有 A、B、C 三个变量,故选用 3 线 - 8 线译码器。 解: (1) 根据逻辑函数选择译码器 [例] 试用译码器和门电路实现逻辑函数 选用 3 线 - 8 线译码器 CT74LS138, 并令 A2 = A,A1 = B,A0 = C。 (2) 将函数式变换为标准与 - 或式 (3)根据译码器的输出有效电平确定需用的门电路 A B C Y Y1 Y0 Y3 Y4 Y2 Y5 Y6 Y7 1 STA STB STC A0 A1 A2 CT74LS138 (4)画连线图 Y CT74LS138 输出低电平有效, ,i = 0 ~ 7 因此,将 Y 函数式变换为 采用 5 输入与非门,其输入取自 Y1、Y3、Y5、Y6 和 Y7 。 [例] 试用译码器实现全加器。 解: (1)分析设计要求,列出真值表 设被加数为 Ai ,加数为 Bi ,低位进位数为 Ci-1 。输出本位和为 Si ,向高位的进位数为 Ci 。 列出全加器的真值表如下: 1 1 1 1 1 1 0 0 1 1 1 0 1 0 1 0 1 0 0 1 1 0 1 1 0 0 1 0 1 0 0 1 1 0 0 0 0 0 0 0 Ci Si Ci-1 Bi Ai 输 出 输 入 (3)选择译码器 选用 3 线 – 8 线译码器 CT74LS138。并令 A2 = Ai,A1 = Bi,A0 = Ci-1。 (2)根据真值表写函数式 Y1 Y0 Y3 Y4 Y2 Y5 Y6 Y7 1 STA STB STC Ai Si Ci-1 A0 A1 A2 CT74LS138 Ci Bi (4)根据译码器的输出有效电平确定需用的门电路 (5)画连线图 Ci Si CT74LS138 输出低电平有效, ,

文档评论(0)

我的文档 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档