数字电子技术基础 作者 焦素敏 第04章.pptVIP

数字电子技术基础 作者 焦素敏 第04章.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第4章 触 发 器 4.1 触发器的电路结构及工作原理 4.2 触发器的功能分类及相互转换 在数字系统中,除了广泛使用数字逻辑门部件输出信号。还常常需要记忆和保存这些数字二进制数码信息,这就要用到另一个数字逻辑部件:触发器。数字电路中,将能够存储一位二进制信息的逻辑电路称为触发器(flipflop)。它是构成时序逻辑电路的基本单元。 4.1 触发器的电路结构及工作原理 4.1.1 基本RS触发器 基本RS触发器是构成各种功能触发器的最基本的单元,故称基本触发器。 1.电路结构和工作原理 (1)电路结构 基本RS触发器是由两个与非门G1、G2交叉耦合构成的。其逻辑图和逻辑符号如图4.1所示。它与组合电路的根本区别在于,电路中有反馈线。 (2)工作原理 综上所述,基本RS触发器特点如下。 ① 触发器的次态不仅与输入信号状态有关,而且与触发器的现态有关。 ② 电路具有两个稳定状态,在无外来触发信号作用时,电路将保持原状态不变。 ③ 在外加触发信号有效时,电路可以触发翻转,实现置0或置1。 ④ 在稳定状态下两个输出端的状态必须是互补关系,即有约束条件。 还可以用或非门的输入、输出端交叉耦合连接构成置0、置1触发器。其逻辑图和逻辑符号如图4.2所示。 综上所述,基本RS触发器具有复位(Q=0)、置位(Q=1)、保持原状态3种功能,R为复位输入端,S为置位输入端,可以是低电平有效,也可以是高电平有效,取决于触发器的结构。 4.1.2 同步RS触发器 在实际应用中,常需要用一个像时钟一样准确的控制信号来控制同一电路中各个触发器的翻转时刻,这就要求再增加一个控制端。通常把控制端引入的信号称为时钟脉冲信号,简称为时钟信号,用CP(Clock Pulse)表示。 1.同步RS触发器的电路结构和工作原理 (1)电路结构 (2)逻辑功能分析 同步RS触发器的状态转换分别由R、S和CP控制,其中,R、S控制状态转换的方向,即转换为何种次态;CP控制状态转换的时刻,即何时发生转换。 2.触发器逻辑功能描述方法 (1) 特性方程 触发器次态Qn+1与输入状态R、S及现态Qn之间逻辑关系的最简逻辑表达式称为触发器的特性方程。 (2) 驱动表 所谓驱动是指已知某时刻触发器从现态Qn转换到次态Qn+1,应在输入端加上什么样的信号才能实现。驱动表是用表格的方式表示触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。 驱动表是特性表和特性方程的另一种表现形式。 (3) 状态转换图 状态转换图是描述触发器的状态转换关系及转换条件的图形,它表示出触发器从一个状态变化到另一个状态或保持原状态不变时,对输入信号的要求。它形象地表示了在CP控制下触发器状态转换的规律。 同步RS触发器的状态转换图如图4.7所示。 (4) 时序波形图 触发器的功能也可以用输入、输出波形图直观地表现出来。反映时钟脉冲CP、输入信号R、S及触发器状态Q对应关系的工作波形图叫时序图。同步RS触发器的时序图如图4.8所示。 画Q波形时要注意: ●Q初始状态没有给定时,可以预先假设。 ●根据状态表、状态图或特性方程确定次态。 ●时钟电平控制。在CP=1期间接收输入信号,CP=0时状态保持不变,与基本RS触发器相比,对触发器状态的转变增加了时间控制。 综上所述,描写触发器逻辑功能的方法主要有特性表、特性方程、驱动表、状态转换图和波形图(又称时序图)等5种。它们之间可以相互转换。 3.触发器初始状态的预置 异步置位端和异步复位端,具有最高的优先级。如图4.9所示。 4. D锁存器(双稳态锁存器) 为了解决R、S之间有约束的问题,可将同步RS触发器接成D锁存器的形式。 5.同步触发器存在空翻的问题 对触发器而言,在一个时钟脉冲作用下,要求触发器的状态只能翻转一次。而同步触发器在一个时钟周期的整个高电平期间(CP=1),如果R、S端输入信号多次发生变化,可能引起输出端状态翻转两次或两次以上,时钟失去控制作用,这种现象称“空翻”现象,如图4.11所示。 要避免“空翻”现象,则要求在时钟脉冲作用期间,不允许输入信号(R、S)发生变化;另外,必须要求CP的脉宽不能太大,显然,这种要求是较为苛刻的。 由于同步触发器存在空翻问题,限制了其在实际工作中的作用。为了克服

文档评论(0)

118压缩包课件库 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档