- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
218通信技术综合验报告
实验名称 数字锁相环与位同步实验 实 验 目 的 1、掌握滤波法提取位同步信号的原理及其对信息码的要求。
2、掌握用数字锁相环提取位同步信号的原理及其对信息代码的要求。
3、掌握位同步器的同步建立时间、同步保持时间、位同步信号同步抖动等概念。
实 验 器 材 1、主控信号源、2、13、8号模块 各一块
2、双踪示波器 一台
3、连接线 实 验 原 理 实验原理框图
2、实验框图说明
输入的HDB3单极性码信号经过256KHz带通滤波器,滤出256KHz模拟时钟信号。经过门限判决后,得到数字的时钟信号但由于有其他频率成分的干扰,导致时钟有些部分的占空比不为50%,因此需要通过模拟锁相环平滑。数字的256KHz时钟经过4分频之后,已经得到一定的平滑效果。送入CD4046鉴相输入1的是64KHz时钟信号,当CD4046处于同步状态时,鉴相器输入1的时钟频率及相位应该与鉴相器输入2的相同。由于鉴相器输入2的时钟是VCO经8分频得到的。因此,VCO的输出频率为512KHz。
设置信号源输入,将单刀双掷开关S2上拨选择滤波法位同步提取电路,信号经一个窄带滤波器,滤出同步信号分量,通过门限判决和四分频后提取位同步信号。锁相法位同步提取,在接收端利用锁相环电路比较接收码元和本地产生的位同步信号的相位,并调整位同步信号的相位,最终获得准确的位同步信号。4位拨码开关设置BCD码控制分频。
实 验 步 骤、结 果 及 分 析 实验项目一:滤波法位同步电路带通滤波器幅频特性测量。
概述:该项目是通过改变输入信号的频率,观测信号经滤波后对应输出幅度,从而了解并绘制滤波器的幅频特性。
1、关电,按表格所示进行连线。
源端口目的端口连线说明信号源:A-OUT模块13:TH8(滤波法位同步输入)码基带传输信号输入模块8:TH3(编码输入-数据)码基带传输信号输入
信号源:CLK提供编码位时钟
模块8:TH5(单极性码)
模块13:TH3(滤波法位同步输入)滤波法位同步时钟提取输入模块13:TH4(BS1)
模块8:TH1(HDB3输出)
模块8:TH7(HDB3输入)
将编码信号送入译码单元
实验框图说明
帧同步是通过时分复用模块,展示在恢复帧同步时失步、捕获、同步三种状态间的切换。以及假同步及同步保护等功能。
帧同步电路状态图 实 验 步 骤、结 果 及 分 析 实验步骤:
实验项目一 帧同步提取实验
概述:该项目是通过改变输入信号的误码插入情况,观测失步、捕获以及同步等指示灯变化情况,从而了解帧同步提取的原理。
关电,按表格所示进行连线。
2、开电,设置主控菜单,选择【主菜单】→【通信原理实验】→【帧同步】。调节W1使A-OUT为3V。
3、此时系统初始状态为:编码时钟信号,帧同步信号为64K,音频信号为幅度3V、频率1KHz的正弦波。
4、实验操作及波形观测。
(1)先打开其他模块电源,7号模块最后上电。观测在没有误码的情况下“失步”,“捕获”,“同步”三个灯的变化情况。
(2)关闭7号模块电源。按住“误码插入”按键不放,打开7号模块电源。再“失步”,“捕获”,“同步”三个灯的变化情况。此时,“捕获”灯是否有闪烁的情况,为什么?
(3)在“同步”状态下单次按下“误码插入”按键,观测三个LED灯的变化情况。然后,再长时间按住“误码插入”按键不放,观测三个LED灯的变化情况。试着按照图4分析电路状态变化的情况。
实验结果及分析:
“失步”灯不亮,先“捕获”灯亮,后“同步”灯亮;
先“捕获”灯亮,再“同步”亮,最后“失步”灯亮;
“捕获”灯没有闪烁情况;
单次按下:不变
长时间按下:先“同步”,后“失步”。 实验名称 循环码编译码实验 实 验 目 的 1、了解信道编码在通信系统中的重要性;
2、掌握循环码编译码的原理;
3、掌握循环码检错纠错原理;
4、掌握CPLD实现循环码编译码的方法。 实 验 器 材 1、主控信号源,6号、2号模块各一块
2、双踪示波器一台
3、连接线若干 实 验 原 理 实验原理框图
2、实验框图说明
循环码编码过程:数字终端的信号经过串并变换后数据进行了分组,分组后的数据再经过循环码编码,数据由4bit变为7bit。具体实现过程见上图
实 验 步 骤、结 果 与 分 析 实验项目一 循环码编码规则验证
概述:本项目通过改变输入数字信号的码型,观测延时输出,编码输出以及译码输出,验证循环码编译码规则,并对比汉明码编码规则有何异同。
1、关电,按表格所示进行连线。
源端口
目的端口
连线说明
模块2:TH1(DoutMUX)
模块6:TH1(编码输入-数
文档评论(0)