06采用中大规模集成电路的逻辑设计.pptVIP

  • 18
  • 0
  • 约9.92千字
  • 约 86页
  • 2016-03-03 发布于重庆
  • 举报
06采用中大规模集成电路的逻辑设计.ppt

作业 6.1 6.2 6.3 6.4 (1) 6.5 6.6 6.8 6.11 第6章 采用中、大规模集成电路的逻辑设计 单个芯片的集成度越来越高: 小规模集成电路SSI仅仅是器件(如门电路或触发器)的集成; 中规模集成电路MSI则是逻辑部件(如译码器、计数器等)的集成; 大规模LSI、超大规模集成电路VLSI就是一个数字子系统或整个数字系统的集成。 第6章 采用中、大规模集成电路的逻辑设计 以小规模集成电路为基础的逻辑设计,追求的目标是尽量减少逻辑门和触发器的数量,它的概念和方法是数字系统逻辑设计的基础。 采用中、大规模集成电路进行设计时,关键是从要求的逻辑功能出发,选择合适的组件,充分利用芯片所具有的功能,尽量减少芯片间的连线,必要时再用小规模集成电路设计适当的辅助接口电路,使所用的芯片个数最少,既经济又方便地实现所需逻辑功能。 6.1 二进制并行加法器 例. 用四位二进制并行加法器74283设计一个将8421BCD码转换为余3码的代码转换电路。 分析: 余3码的函数表达式为: 例.用四位二进制并行加法器74283设计一个四位加法/减法器。 可使C0 作功能选择变量M,当M为0时,执行A+B+0运算,当M为1时,执行A+ +1=A-B运算。 例.用四位二进制并行加法器74283设计一位8421BCD码十进制加法器。 两个用8421BCD码表示的十进制数相加,

文档评论(0)

1亿VIP精品文档

相关文档