- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机保护装置硬件平台设计计算机设计论文.doc
微机保护装置硬件平台设计计算机设计论文
摘要:随着现场对高压微机保护装置性能要求的不断提高,以及软、硬件技术发展的自身需要,在总结和继承微机保护装置成功经验的基础上,设计开发了运算dsp加逻辑mpu控制单元的新型硬件平台系统。该系统充分发挥了dsp运算能力强和mpu逻辑功能强、外围资源丰富等各自优点,且采用大容量外围存储芯片,从而保证了高压保护装置实现高速采样、实时并行计算、程序面向对象模块化编程、故障处理报告详细全程跟踪、采用复杂先进保护原理等功能,并且具有足够的硬件资源冗余度。本文详细介绍了该硬件平台的系统设计思想、技术特点和工作原理,最后介绍了基于此硬件平台实现高压微机线路保护的应用实例。关键词:微机保护;硬件平台中图分类号:
1引言
目前,微机保护产品在继承常规保护成熟的技术原理的基础上,其智能化的特点日益突出,这不仅更好地满足了电力系统对可靠性和安全性的要求,而且为保护的测试试验和现场维护带来了更多的便利,因此,智能化微机保护产品在电力系统中得到了广泛的应用。按照文献[4]的划分,微机保护装置经历了三代的发展,许多传统保护中无法实现的新技术在目前的数字保护装置中得以成功的应用。尽管如此,随着电力系统对微机保护装置性能的要求不断提高、保护原理和算法的研究和发展、硬件产品技术的进步,以及微机保护运行环境的更为复杂和严酷,研究设计新型的、高可靠的硬件平台系统成为当务之急;硬件平台系统作为保护原理的载体和实现继电保护全部功能的基础,其研制和开发必将推动继电保护领域整体技术水平的提高,从而为国家电力系统智能化建设作出重要贡献。我们在分析和吸收国内外同行厂家微机保护装置先进技术和经验的基础上,研制开发了一套适用于高压保护装置的硬件平台系统,该系统采用dsp(tms320c32)+mpu(mc68332)系统结构,两者通过双口ram来交互协同工作。本文将系统地阐述此平台的设计思想、整体结构、组织原理,并介绍了所选运算dsp和逻辑mpu芯片的特点。最后通过实例:基于此硬件平台开发的高压线路保护装置的试验及动模情况,说明了此平台的先进性。
2硬件平台总体设计
2.1整体平台系统结构高压保护装置一般都采用多保护板加通讯处理板模式,通过内部通讯网来联系各板信息。随着时代、技术等方面的不断发展,保护功能要求越来越高,保护原理越来越完善,同时为便于事故后分析,报告、故障电量等信息要求越来越详细,以求确切地感知不同阶段保护中各模块的响应行为。上述种种原因决定了目前各有功能倾向的单cpu结构不能很好地满足实际需求,鉴于此我们设计了双cpu(dsp+mpu)结构,系统图如图1所示。硬件平台系统主要包括两部分:基于tms320c32的运算处理单元和基于mc68332的逻辑控制单元。运算处理单元任务定位于模拟量数据采集、数据处理、功能模块运算等功能;逻辑控制单元定位于保护逻辑判断、开入量检测、开出控制,以及监控等功能。采用这种mpu+dsp结构,充分利用了dsp适于数据处理优点的同时,也充分发挥了mpu丰富的i/o引脚、较强的逻辑处理能力,以及强大的通讯处理功能。
图1硬件平台系统结构
2.1.1运算单元区设计方案运算单元区主要由tms320c3
2、ram、flash、a/d、epld等器件构成。此区核心器件tms320c32芯片为tms320c3x系列中的一款,是ti公司1995年推出的32位浮点型dsp。该芯片内部采用哈佛结构、流水线操作、特殊的并行指令、专用的硬件乘法器等适宜于数据运算的设计,这种特殊的硬件结构使得tms320c32的处理能力达到60mflops/30mips(每秒60兆次浮点运算或30兆条指令)。它采用增强型存储器接口,并具有灵活的数据/地址总线,可充分利用存储空间,增加了设计的灵活性,简化了电路设计。运算单元区的模数转换部分采用maxim公司生产的14位逐次逼近型、2×4通道、带采样保持器的a/d芯片。改变了原来的多路开关切换的方式,减小了各模拟量之间不同步性。此单元区的译码、ad定时转换启动等功能完全由可编程逻辑器件epm7128实现,这样既简化了印制版的设计,提高了电路设计的灵活性,又简化了程序软件的逻辑设计。从而在保证采样高可靠性的同时,节省了dsp的处理时间。
2.1.2逻辑控制单元区设计方案逻辑控制单元区主要由mc6833
2、ram、flash、eeprom、epld、秒脉冲对钟电路、标准232维护口、开入开出电路,以及通信电路构成。此区核心器件mc68332是由motorola公司生产的32位微处理器,它采用hcmos技术和精简的指令系统计算机(risc)技术,数据处理能力达32位,因而具有较高的执行速度、较高的稳定性和很
文档评论(0)