组合逻辑电路设计实验模板.docVIP

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
组合逻辑电路设计实验模板

阶段性考核之一:【平时成绩10分】 组合逻辑部分设计型实验报告 实验题目 设计一个实现两个一位二进制数相加的全加器电路 学生姓名 班 级 学 号 任课教师 实验成绩 完成时间 实验题目 设计一个实现两个一位二进制数相加的全加器电路 实验目的 本次实验要求学生用多种方案分别设计一个实现两个一位二进制数相加的全加器电路。其目的在于: 使学生深入理解分立元件构成的组合逻辑电路设计过程; 通过实验手段,使学生加深对典型集成中规模组合逻辑电路——译码器和数据选择器实现逻辑函数这一知识点的理解。 时初步锻炼学生的动手实践能力。 具体 实验 要求 用分立元件设计完成该功能电路。具体要求: 试用2输入与非门芯片实现该电路;【要求指明所需芯片型号、功能和具体数量】 试用最少个数的芯片实现该电路。【要求指明所需芯片型号、功能和具体数量】 以上两方案只需用Multisim仿真软件仿真实现即可,无需到实验室进行实物搭接。但在该实验报告中要求必须有完整的设计过程和仿真电路图。 用3线-8线译码器7LS138设计完成该功能电路。【要求指明所需芯片型号、功能和具体数量】 用双4选1数据选择器74LS153设计完成该功能电路。【要求指明所需芯片型号、功能和具体数量】 上述2、3两种方案的实现既要有Multisim仿真实验过程,又要求到实验室进行实物搭接。在该实验报告中要有完整的设计过程、仿真电路图和实验调试过程。 总结本次实验的收获、体会以及建议,填入本实验报告的相应位置中。【收获、体会必须写!】 设计过程 一.用分立元件设计完成两个一位二进制数全加器 方案一:用2输入与非门实现 设计过程: 【该部分打印报告时可留出足够的空白处手写完成,也可以电子版的形式直接书写到此处】 所用器件: 【包括器件型号、功能及数量】 仿真实现过程: 【仿真电路图可以以附表的形式在实验报告后面单附,此处描述仿真调试过程,即:在调试时遇到了哪些实际问题,你是如何解决的?】 方案二:用最少个数的芯片实现 设计过程: 所用器件: 仿真实现过程: 二.用3线-8线译码器7LS138设计完成该功能电路【方案三】 设计过程: 所用器件: 仿真实现过程: 三.用双4选1数据选择器74LS153设计完成该功能电路【方案四】 设计过程: 所用器件: 仿真实现过程: 实验心得 附录1:方案一仿真电路图 附录2:方案二仿真电路图 附录3:方案三仿真电路图 附录4:方案四仿真电路图 4

文档评论(0)

aicencen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档