多功能数字时钟课程设计要点详解.pptVIP

  • 24
  • 0
  • 约1.09千字
  • 约 14页
  • 2016-04-24 发布于湖北
  • 举报
基于multisim的数字时钟 制作人:何昕泽 范瑞 何聪 功能: ·具有时、分、秒 ·整点报时 ·手动校准 ·24时与12时进制转换 电路组成原理 数字电子钟主要分为七段数码显示器、60 进制计数器、 24 进制计数器、12进制计数器、整点报时 和 手动校时 这几个部分。数字电子钟要完成显示需要 6 个数码管,然后要实现时、分、秒的计时需要 60 进制计数器和 24/12 进制 计数器,在仿真软件中发生信号可以用函数发生器仿真,频率可以随意调整。 不同进制的计数器可以采用 74LS160 置数端触发实现。 总体设计方框图 完整设计multisim仿真电路图 局部电路与对应功能详解 24进制电路单元 当时个位 U4 计 数为 4,U3 计数为 2 时,两片 74LS160复零,从而构成 24 进制计数。 (时计数电路由 U3 和 U4 俩部分组成) 12进制电路单元 当时个位 U4 计 数为 2,U3 计数为 1 时,两片 74LS160复零,从而构成 12 进制计数。 (时计数电路由 U3 和 U4 俩部分组成) 把24进制和12进制计数器接上一个单刀双掷开关,就构成24/12进制转换的电路。 60进制电路单元 当时十位 U4 计数为 0,U3计数为 6 时,两片 74LS160,再加上一片74LS13,从而构成 60 进 制计数。 (分、秒计数电路由 U3 和 U4 俩部分组成) 校时电路 数字钟应具有分校正和时校正功能,因此,应截断分个位和时个位的直接计数通路,并采用正常计时信号与校正信号可以随时切换的电路接入其中。校正信号可直接取自信号发生器产生的信号;输出端则与分或时个位计时输入端相连。当开关打到一端时,正常输入信号可以顺利通过,故校时电路处于正常计时状态;当开关打到一端时,信号产生校时电路处于校时状态。 整点报时单元电路 电路应在整点前 10 秒钟内开始整点报时,即当时间在 59 分 50 秒到 59 分 59 秒期间时,报时电路报时控制信号。 当时间在 59 分 50 秒到 59 分 59 秒期间时,分十位、分个位和秒十位均保持不变,分别为 5、9 和 5,因此可将分计数器十位的 Qc 和 Qa 、个位的 Qd 和 Qa 及秒计数器十位的 Qc 和 Qa 相与,从而产生报时控制信号。 报时电路可选 74HC30 来构成 。 (74HC30 为 8 输 入 与 非 门 ) —— 何昕泽、何聪、范瑞 谢谢观看!

文档评论(0)

1亿VIP精品文档

相关文档