051346_华为K3_智能手机硬件参考设计教案解析.ppt

051346_华为K3_智能手机硬件参考设计教案解析.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
目录 1.设计概述 1.1 规格定义 1.2 性能参数 2.硬件详细介绍 2.1 系统架构及功能单元介绍 2.2 电源管理单元介绍 2.3 存储单元介绍 2.4 复位设计 2.5 启动机制 2.6 时钟方案 2.7 外部接口及调试介绍 2.8 GPIO使用介绍 2.9 Modem模块介绍 3. 关键信号Layout说明 3.1单板工艺 3.2 电源 3.3 时钟 1.设计概述 1.1 规格定义 1.2 性能参数 1.1规格定义 主芯片 HI3611 + PNX5209 操作系统Windows Mobile 6.1 蓝牙支持BT2.0+EDR WiFi802.11b/g GPS支持AGPS 无线网络GSM/GPRS/EDGE 频段GSM/GPRS/EDGE 850/900/1800/1900 主屏参数彩屏260K色TFT,240×320像素,2.8英寸触摸屏 摄像头主摄像头200万像素CMOS传感器内置摄像头 电池1000mAh锂电池 1.1规格定义 支持FM NAND Flash256MB+DDR SDRAM 128MB 支持SDHC Micro SD卡 支持键盘背光 支持振动 支持立体声耳机 数据线接口支持Mini USB接口及USB充电 支持通话录音 支持免提 1.2性能参数 处理器ARM9EJS最高主频460MHz DDR支持133MHz总线速率 SD卡支持4bit 25MHz总线速率 SDIO接口速率支持4bit 25MHz总线速率 NAND接口速率支持等效40MHz时钟速率 UART1/2/3需支持最高3.25MBps波特率 USB接口速率High Speed Device 480Mbps WiFi需支持802.11b 11Mbps以及支持802.11g 54Mbps Bluetooth支持BT2.0+EDR GPS接收灵敏度(First fix after standby)达到-159dBm以上 功耗指标参考设计单板静态漏电流小于80uA 电池电压:锂电池3.7V~4.2V,典型值3.7V 充电规格恒流1A MAX;目前使用700mA 支持涓流充电绿色环保要求满足RoHS,无铅工艺 2.硬件详细介绍 2.1 系统架构及功能单元介绍 2.2 电源管理单元介绍 2.3 存储单元介绍 2.4 复位设计 2.5 启动机制 2.6 时钟方案 2.7 外部接口及调试介绍 2.8 GPIO使用介绍 2.9 Modem模块介绍 2.1系统架构及功能单元介绍-系统架构图 2.1系统架构及功能单元介绍-外设单元接口介绍 2.1外设单元介绍-LCM 2.1外设单元介绍-2Mega Camera 2.2电源管理单元介绍-电源分配 2.2电源管理单元介绍-原理图 2.2电源管理单元介绍-Audio(Headset) 2.2电源管理单元介绍-Audio(Mic RCV) 2.2电源管理单元介绍-Audio(Speaker) 2.2电源管理单元介绍-Audio(Voice) 2.2电源管理单元介绍-MISC 2.3存储单元介绍 AP子系统的存储器单元主要提供程序存储和运行空间,以及资料数据的存储空间,这些功能由SDRAM和NAND Flash实现。 参考设计选取的存储器件型号是:Micron 公司的MT29C2G24MAKJAJC-75, 该款芯片是16bit 位宽NAND Flash(2Gbit)+16bit 位宽Mobile DDR SDRAM(1Gbit)的MCP芯片, 单电压(1.8V)供电,BGA 封装。 其中Mobile DDR(Double Data Rate)支持局部自刷新、温度补偿和DPD(Deep Power Down)等省电模式。 在参考设计中MT29C2G24MAKJAJC-75 的DDR SDRAM 最高工作频率可以达到120MHz 2.3存储单元介绍 2.3存储单元介绍 2.4复位设计 2.4复位设计-复位类型 2.5启动机制 2.5启动机制 2.6时钟设计 2.6时钟设计 AP子系统使用外部26MHz晶体和32.768kHz晶体作为系统时钟和睡眠时钟的时钟源 PMU单元内部以26M时钟作为PLL输入时钟,后经过PMU buffer输出26MHz数字钟和32.768kHz数字钟各两路: 一路提供给AP分别作为系统时钟和睡

文档评论(0)

南非的朋友 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档