FPGA简单的组合逻辑电路设计实验报告.docVIP

FPGA简单的组合逻辑电路设计实验报告.doc

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
FPGA简单的组合逻辑电路设计实验报告

上海电力学院 实验报告 实验课程名称: FPGA应用开发试验 实验项目名称: 简单的组合逻辑电路设计 班 级: 姓名: 学号: 成绩:________ 实验时间: 实验目的 掌握组合逻辑的设计方法。 掌握组合逻辑电路的静态测试方法。 加深PLD设计的过程,并比较原理图输入和文本输入的优劣。 实验原理 根据第三章学习的VHDL硬件描述语言来设计一定功能的电路。 实验步骤 四舍五入判别电路 设计一个四舍五入判别电路,其输入为8421BCD码,要求当输入大于或等于5时,判别电路输出为1,反之为0。 其VHDL描述语言为: 时序仿真波形为: 控灯电路 设计四个开关控制一盏灯的逻辑电路,要求合任一开关,灯亮;断任一开关,灯灭。 其VHDL描述语言为: 功能仿真波形为: 时序仿真波形: 引脚分配: 程序下载: 之后在DE2上验证,实验结果与设计要求一致。 优先排队电路 设计一个优先排队电路,排队优先顺序依次为A,B,C要求输出端最高只能有一端为“1”,即只能为优先级较高的输入端对应的输出端为“1”。 其VHDL描述语言为: 功能仿真波形为: 时序仿真波形: 引脚分配: 程序下载: 在DE2上验证,实验结果与设计要求一致。 实验连线: 1、四位拨码开关连d0,d1,d2,d3信号对应的管脚。 Out1输出信号管脚接LED灯。 2、四位按键开关分别连k0,k1,k2,k3信号对应的管脚。 y输出信号管脚接LED灯。 3、a ,b , c信号对应管脚分别连三个按键开关。 输出y1,y2,y3信号对应的管脚分别连三个LED灯。 五、实验小结 通过本次试验,我掌握了组合逻辑的基本设计方法。能够按照电路功能要求编写出基本的VHDL硬件描述语言,能合理的分配输入输出引脚,并能够在DE2上验证编写程序是否符合电路设计要求。当然,一开始又有对软件使用不熟练,也出现了一些问题,如引脚分配时未让输出对应LED灯,但是在自己的努力和多次实验的后,终于熟练起来。

文档评论(0)

zhanghc + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档