版图工艺课程设计报告.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
版图工艺课程设计报告

成 绩 评 定 表 学生姓名 陈芝侠 班级学号 1003040109 专 业 电子科学与技术 课程设计题目 Y=电路和版图设计 评 语 组长签字: 成绩 日期 年 月 日 课程设计任务书 学 院 信息科学与工程学院 专 业 电子科学与技术 学生姓名 陈芝侠 班级学号 1003040109 课程设计题目 Y=电路和版图设计 实践教学要求与任务: 1.用tanner软件中的S-Edit编辑Y=电路原理图。 2.用tanner软件中的TSpice对电路Y=进行仿真并观察波形。 3.用tanner软件中的L-Edit绘制Y=版图,并进行DRC验证。 4.用tanner软件中的TSpice对版图电路进行仿真并观察波形。 5.用tanner软件中的layout-Edit对电路网表进行LVS检验观察原理图与版图的匹配程度。 工作计划与进度安排: 第一周 周一:教师布置课设任务,学生收集资料,做方案设计。 周二:熟悉软件操作方法。 周三~四:画电路图 周五:电路仿真。 第二周 周一~二:画版图。 周三:版图仿真。 周四:验证。 周五:写报告书,验收。 指导教师: 年 月 日 专业负责人: 年 月 日 学院教学副院长: 年 月 日 目 录 目 录 III 1.绪 论 1 1.1设计背景 1 1.2设计目标 1 2.Y=电路和版图设计 2 2.1 Y=电路结构 3 2.2 Y=电路仿真 4 2.3 Y=的电路版图绘制 5 2.4 Y=的版图电路仿真 6 2.5LVS检查匹配 7 总 结 9 参考文献 10 附录一:原理图网表 11 附录二:版图网表 12 1.绪 论 1.1设计背景 Tanner集成电路设计软件是由Tanner Research 公司开发的基于Windows平台的用于集成电路设计的工具软件。该软件功能十分强大,易学易用,包括S-Edit,T-Spice,W-Edit,L-Edit与LVS,从电路设计、分析模拟到电路布局一应俱全。其中的L-Edit版图编辑器在国内应用广泛,具有很高知名度。 L-Edit Pro是Tanner EDA软件公司所出品的一个IC设计和验证的高性能软件系统模块,具有高效率,交互式等特点,强大而且完善的功能包括从IC设计到输出,以及最后的加工服务,完全可以媲美百万美元级的IC设计软件。L-Edit Pro包含IC设计编辑器(Layout Editor)、自动布线系统(Standard Cell Place Route)、线上设计规则检查器(DRC)、组件特性提取器(Device Extractor)、设计布局与电路netlist的比较器(LVS)、CMOS Library、Marco Library,这些模块组成了一个完整的IC设计与验证解决方案。L-Edit Pro丰富完善的功能为每个IC设计者和生产商提供了快速、易用、精确的设计系统。 1.2设计目标 1.用tanner软件中的原理图编辑器S-Edit编辑Y=电路原理图。 2.用tanner软件中的TSpice对Y=电路进行仿真并观察波形。 3.用tanner软件中的L-Edit绘制Y=版图,并进行DRC验证。 4.用tanner软件中的TSpice对Y=电路进行仿真并观察波形。 5.用tanner软件中的layout-Edit对Y=进行LVS检验观察原理图与版图的匹配程度。 2.Y=电路和版图设计 2.1 Y= 电路结构 Y=以说是最常用的基本功能电路之一了,广泛应用于数字逻辑三输入或非门电路设计中。在本次课程设计中,使用tanner软件中的原理图编辑器S-Edit编辑电路原理图。详细描述各MOS管中栅、源、漏及衬底的详细连接方式。其布尔表达式为Y=,其中原理图如图2.1。 图2.1 Y=的原理图2.2 2.2 Y=电路仿真 2.2.1 使用TSpice对原理图进行仿真。 首先,生成电路网表,如图2.2。 图2.2 生成原理图电路网表 给输入端加入CP激励信号,信号D端加入信号。仿真中高电平为Vdd=5V,低电平为Gnd,并添加输入输出延迟时间。进行仿真,输出波形。波形图如下图2.3。 图2.3 Y=的输入输出波形图 2.3 Y=的版图绘制 用L-Edit版图绘制软件对Y=电路进行版图绘制,版图结果如图2.4。 图2.4 Y=电路版图 进行DRC检测,检测是否满足设计规则。如图2.5。 图2.5 DRC验证结果 2.4 Y=的版图电路仿真 同原理图仿真相同,首先生成电路网表。如图2.6。 图2.6 生成版图电路网表 添加激励、电源和地,同时观察输入输出波形,波形如图2.7。

文档评论(0)

aicencen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档