- 1、本文档共45页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
基于FPGA的简易数字频率计设计
摘 要
本设计是基于FPGA的一个简易数字频率计,利用Verilog硬件描述语言设计实现了频率计内部功能模块,采用了等精度测量的方法,并结合NIOS软核CPU嵌入FPGA,构成SOPC系统,利用NIOS软核对数据浮点运算处理,管理人机交换界面实时显示,跟传统FPGA+单片机的多芯片系统方案相比更加灵活,系统体积小和功耗小等优势,具备软硬件在系统可编程的功能。
本设计测量频率的方法采用的是等精度测量法,相比直接测频法和测周法有精度更高的特点。前端信号输入调理采用宽带放大器AD811对微弱信号进行放大,经过比较器整形调理后,FPGA进行采用测量,系统实时性好,精度高。
关键词:等精度 频率计 FPGA NIOS Verilog
The Design Of Simple Digital Frequency Meter Base On FPGA
ABSTRACT
The design is based on FPGA digital frequency of a simple plan, use Verilog hardware design realized the frequency of internal function module, the accuracy of the measurement method, etc NIOS and FPGA, soft nuclear CPU embedded systems, using the SOPC constitute NIOS soft check data management man-machine floating point calculations, exchange, with real-time display interface chip traditional FPGA + MCU solutions, system is much more flexible than small volume and low consumption, have advantages of hardware and software systems in programmable functions.
This design method of measuring frequency by measuring method is compared with direct frequency measurement method, and the measuring accuracy of ZhouFaYou characteristics. Front-end signal input by AD811 amplifier to recuperate broadband amplification, weak signal by comparator plastic, after using measurements on FPGA, system of good real-time, high precision.
Key words: Equal precision Frequency counter FPGA NIOS Verilog
目 录
摘 要 I
ABSTRACT II
1 概 述 1
2 系统方案分析及比较选择 3
2.1 方案构想 3
2.2 方案比较及选用依据: 4
3 工作原理及其系统框图 5
3.1 计数式直接测频法 5
3.2 计数式直接测周期 6
3.3 等精度测量原理 7
4 硬件系统实现 10
4.1 硬件系统原理图 10
4.1.1放大电路的选择 10
4.1.2 整形电路 13
4.2 FPGA控制电路 15
4.2.1 FPGA芯片选型 15
4.2.2 FPGA最小系统搭建 16
4.3 FPGA内部模块 19
4.3.1系统总体框图 19
4.3.2 同步预置模块 20
4.3.3 频率计数模块、时间计数模块 21
4.3.4 数据输出模块,计数器清零模块 21
5 软件系统实现 23
5.1 主程序框图 23
5.2 Nios II 软核 23
5.3.NIOS外部接口与内部介绍 24
5.3.1 nios软核原理框图 24
5.3.2 nios软核外部接口 24
6 遇到问题,分析问题,解决问题 25
6.1 输入阻抗问题 25
6.2 放大器选择问题 25
7 电路抗干扰措施 26
8 系统指标测试 27
9 结束语 28
参考文献 29
附录1:FPGA硬件描述语言代码 30
附录2:nios C语言程序代码 33
谢 辞
您可能关注的文档
- 连锁餐饮经营培训概述总结.ppt
- 连锁餐饮经营培训总结.ppt
- 连锁餐饮业培训总结.ppt
- 连锁超市的物流管理之道总结.ppt
- 连锁超市行业服务培训总结.ppt
- 连锁超市行业认识分享总结.ppt
- 基于FPGA的出租车计价器设计总结.doc
- 基于FPGA的串口设计总结.doc
- 基于FPGA的等精度数字频率计设计总结.doc
- 连锁超市运营手册总结.ppt
- 2025年中国亚克力旋转展柜行业投资前景及策略咨询研究报告.docx
- 2025年中国毛绒玩具鸭数据监测报告.docx
- 2025年中国防盗小区联网管理系统数据监测报告.docx
- 2025年综合类-农业农村工作知识-农业农村工作知识-村官考试综合练习历年真题摘选带答案(5卷单选题.docx
- 2025年中国刻度放大镜数据监测报告.docx
- 蔬果保鲜剂市场发展分析及行业投资战略研究报告2025-2028版.docx
- 2025年中国小型化固定式开关柜数据监测报告.docx
- 2025年中国拉线管数据监测报告.docx
- 2025年中国枯草芽孢杆菌行业投资前景及策略咨询研究报告.docx
- 2025年中国馅饼行业投资前景及策略咨询研究报告.docx
文档评论(0)