常用总线教程.ppt

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
常用总线 组长:盛嘉端 组员:许吕浩 许立坤 赵彤 魏雨辰 学习目标 1.1 总线定义 任何一个微处理器都需要与一定数量的部件和外围设备连接,为了简化硬件电路设计,简化系统结构,常用一组线路,配置以适当的接口电路,与各部件和外围设备连接,这组供用的连接线路被称为总线。 图1 51单片机功能模块框图 1.2总线分类 一个单处理器系统中的总线,大致分为三类: (1)内部总线。 (2)系统总线。 (3)I/O总线。 Internal Bus内部总线 CPU内部连接各寄存器及运算部件之间的总线。 系统总线 数据总线DB(Data Bus)、地址总线AB(Address Bus)和控制总线CB(Control Bus),也统称为系统总线,即通常意义上所说的总线。 数据总线(Data Bus) 数据总线DB用于传送数据信息。数据总线是双向三态形式的总线,即它既可以把CPU的数据传送到存储器或输入输出接口等其它部件,也可以将其它部件的数据传送到CPU。数据总线的位数是微型计算机的一个重要指标,通常与微处理的字长相一致。例如Intel8086微处理器字长16位,其数据总线宽度也是16位。需要指出的是,数据的含义是广义的,它可以是真正的数据,也可以是指令代码或状态信息,有时甚至是一个控制信息,因此,在实际工作中,数据总线上传送的并不一定仅仅是真正意义上的数据。 地址总线 用来指定在RAM(Random Access Memory)之中储存的数据的地址。地址总线AB是专门用来传送地址的,由于地址只能从CPU传向外部存储器或I/O端口,所以地址总线总是单向三态的,这与数据总线不同。地址总线的位数决定了CPU可直接寻址的内存空间大小,比如8位微机的地址总线为16位,则其最大可寻址空间为2^16=64KB,16位微型机的地址总线为20位,其可寻址空间为2^20=1MB。一般来说,若地址总线为n位,则可寻址空间为2^n位。 控制总线 控制总线,英文名称:Control Bus,简称:CB。控制总线主要用来传送控制信号和时序信号。控制信号中,有的是微处理器送往存储器和输入输出设备接口电路的,如读/写信号,片选信号、中断响应信号等;也有是其它部件反馈给CPU的,比如:中断申请信号、复位信号、总线请求信号、设备就绪信号等。因此,控制总线的传送方向由具体控制信号而定,一般是双向的,控制总线的位数要根据系统的实际控制需要而定。实际上控制总线的具体情况主要取决于CPU。 I/O总线 I/O总线:中、低速I/O设备之间互相连接的总线。 2.1总线特性 每种总线都有详细的特性,以便大家共同遵守,包括机械特性,电气特性,功能特性及时间特性。 (1)机械特性 机械特性又称物理特性,指总线在机械上的连接方式,如规定模块尺寸,总线插头,边沿连接器的规格。 (2)电气特性 电气特性指总线上的每一根线上信号的传递方向,逻辑电平,负载能力及最大额定值等。 (3)功能特性 功能特性用以描述总线中每一根线的功能。 (4)时间特性 时间特性定义每根线在什么时间有效,即总线上各信号有效的时序关系(一般用信号时序图来描述·)。 2.2总线衡量指标 总线宽度 总线宽度指数据总线的根数,用位来表示。总线宽度有8位,16位,32位,64位。 总线频率 总线频率指总线所能达到的最高传输能力。 总线带宽 总线的带宽指的是这条总线在单位时间内可以传输的数据总量,它等于总线位宽与工作频率的乘积。例如,对于64位、800MHz的前端总线,它的数据传输率就等于64bit×800MHz÷8(Byte)=6.4GB/s 3 总线的连接方式 单机系统中总线结构的两种基本类型:单总线和多总线。 3.1 单总线 在许多单处理器的计算机中,使用一条单一的系统总线来连接CPU、主存和I/O设备,叫做单总线结构。此时要求连接到总线上的逻辑部件必须高速运行,以便在某些设备需要使用总线时能迅速获得总线控制权;而当不再使用总线时,能迅速放弃总线控制权。 图2 单总线基本结构 3.2 多总线 多总线:在CPU、主存、I/O之间互联采用多条总线。 多总线结构体现了高速、中速、低速设备连接到不同的总线上同时进行工作,以提高总线的效率和吞吐量,而且处理器结构的变化不影响高速总线。 高速总线通

文档评论(0)

阿里山的姑娘 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档