集成信号发生器剖析.ppt

  1. 1、本文档共49页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
集成电路原理及应用 山东理工大学电气与电子工程学院 工作原理 5.1.2 由ICL8038构成的集成函数发生器 ICL8038是精密波形产生与压控振荡器,是一块单片多种信号发生器IC,它能同时产生正弦波、方波、三角波,是一种性能价格比高的多功能波形发生器IC。 因为ICL8038信号发生器是单片IC,所以制作和调试均较简单、方便,也较为实用、可靠,人们常称其为实用信号发生器。 ICL8038具有以下主要参数和主要特点 ①工作频率范围:0.001Hz~500kHz。 ②波形失真度:不大于0.5%。 ③同时有三种波形输出:正弦波、方波、三角波。 ④单电源为+10V~+30V,双电源为±5V~±15V。 ⑤足够低的频率温漂:最大值为50ppm/oC。 ⑥改变外接R、C值,可改变输出信号频率范围。 ⑦外接电压可调制或控制输出信号频率和占空比。 ⑧使用简单,外接元件少。 MAX038的引脚及其功能 1脚:REF,参考电源。 2脚、6脚、9脚、11脚、18脚:GND,模拟地。 3脚:AO,波形设定端,见表5-1-1。 4脚:AI,波形设定端,见表5-1-1。 5脚:COSC,外接振荡电容端。 8脚:FADJ,频率调节端。 10脚:IIN,振荡频率控制器的电流输入端。 12脚:PDO,相位比较器的输出端。 13脚:PDI,相位比较器的输入端。 16脚:DV+,数字电路的+5V电源端。 14脚:SYNC,同步输出端。 15脚:DGND,数字地端。 17脚:V+,正电源端。 19脚:OUT,波形输出端。 20脚:V-,负电源端。 此电路特点是外围元件少,功能多,可调元件少,工作稳定可靠。 ·电路可根据需要从方波、正弦波和三角波中任选。 ·MAX038专用函数发生器,通过电流输入端IIN的大小设定振荡频率,用电阻把基准电压变换成电流,用流经FADJ端的电流微调频率。 ·C1~C6是定时电容,RP1电位器是用于设定频率。 ·5MHz属于高频信号,为了减小连线分布电容对工作电容的影响,增加了一个50pF的CTC半可变电容与75pF工作电容并联,以对高频进行校准。 5.2.1 DDS的基本原理 频率合成技术包括传统的直接频率合成(DS)、锁相环间接频率合成(PLL)和直接数字频率合(Direct Digital Frequency Synthesis-DDFS,简称DDS)。 锁相环是一种反馈控制电路,其特点是:利用外部输入的参考信号控制环路内部振荡信号的频率和相位。因锁相环可以实现输出信号频率对输入信号频率的自动跟踪,所以锁相环通常用于闭环跟踪电路。 锁相环通常由鉴相器(PD)、环路滤波器(LF)和压控振荡器(VCO)三部分组成。 5.2.1 DDS的基本原理 DDS中相位累加器可在每一个时钟周期来临时将频率控制字(TUNING WORD)所决定的相位量M累加一次, 5.2.2 DDS的基本参数计算公式 由于相位累加器是N比特的模2加法器,正弦查询表ROM中存储一个周期的正弦波幅度量化数据,所以频率控制字M取最小值1时,每 2N个时钟周期输出一个周期的正弦波。所以此时有: 更一般的情况,频率控制字是M时,每(2N/M)个时钟周期输出一个周期的正弦波。所以此时有: 5.2.3 DDS各部分的具体参数 相位累加器的位数N、数模转换比特数n、时钟频率fc及其稳定度、低通滤波器(LPF)的特性等是决定DDS系统指标的重要参数。 如果要求DDS的输出频率范围为fomin~fomax,则fc应大于 fomax的2倍,这是由Nyquist定理决定的。为了使输出波形更好,同时减少对低通滤波器的参数要求,一般fc至少取fomax的4倍以上。 相位累加器的位数N : 5.2.4 DDS芯片AD9852 AD9852具有频率转化速度快、频谱纯度高、工作温度范围宽、集成度高等特点。其工作电压为3.3V,片内有4~20倍可编程时钟乘法电路,系统最高时钟可达300MHz,输出频率可达120MHz,频率转化速度小于1?s。内部有12位D/A转化器、48位可编程频率寄存器和14位可编程相位寄存器,具有12位振幅调谐功能,能产生频率、相位、幅度可编程控制的高稳定模拟信号。 AD9852的引脚定义 5.2.5 由AD9852构成的信号发生器 RD/CS是复用信号,在串行工作状态下CS作为AD9852串行总线的片选信号,I/O RESET是串口总线复位信号,SCLK是串口时钟信号,系统采用的是2线串口通信模式,使用SDIO端口进行双向输入输出操作,I/O UD是更新时钟信号。 SCLK的前8个上升沿对应于指令周期,在指令周期中,用户向AD

文档评论(0)

三四五 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档