- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
电工电子综合实验-数字计时器设计
数字计时器 0710200247 朱皓
PAGE \* MERGEFORMAT - 13 -
电工电子综合试验——数字计时器
实验报告
专 业:
班 级:
学 号:
姓 名:
指导老师:
实 验 室:
完成时间:目录
TOC \h \z \t 样式1,1,样式2,2 HYPERLINK \l _Toc245570425 一、 设计电路功能要求 PAGEREF _Toc245570425 \h - 2 -
HYPERLINK \l _Toc245570426 二、 设计电路总体原理框图 PAGEREF _Toc245570426 \h - 3 -
HYPERLINK \l _Toc245570427 三、 电路工作原理简述 PAGEREF _Toc245570427 \h - 3 -
HYPERLINK \l _Toc245570428 四、 各单元电路原理及逻辑设计 PAGEREF _Toc245570428 \h - 4 -
HYPERLINK \l _Toc245570429 1. 脉冲发生电路 PAGEREF _Toc245570429 \h - 4 -
HYPERLINK \l _Toc245570430 2. 计时电路和显示电路 PAGEREF _Toc245570430 \h - 4 -
HYPERLINK \l _Toc245570431 3. 报时电路 PAGEREF _Toc245570431 \h - 5 -
HYPERLINK \l _Toc245570432 4. 较分电路 PAGEREF _Toc245570432 \h - 6 -
HYPERLINK \l _Toc245570433 5. 清零电路 PAGEREF _Toc245570433 \h - 7 -
HYPERLINK \l _Toc245570434 五、 引脚图及真值表 PAGEREF _Toc245570434 \h - 7 -
HYPERLINK \l _Toc245570435 六、 电路安装及调试说明 PAGEREF _Toc245570435 \h - 11 -
HYPERLINK \l _Toc245570436 七、 收获体会及建议 PAGEREF _Toc245570436 \h - 11 -
HYPERLINK \l _Toc245570437 八、 总体原理电路 PAGEREF _Toc245570437 \h - 12 -
HYPERLINK \l _Toc245570438 九、 元器件清单 PAGEREF _Toc245570438 \h - 12 -
HYPERLINK \l _Toc245570439 十、 设计参考资料 PAGEREF _Toc245570439 \h - 13 -
设计电路功能要求
设计一个数字计时器,可以完成0分00秒~9分59秒的计时功能,并在控制电路的作用下具有开机清零、快速校分、整点报时功能。本设计采用中小规模集成电路实现,主要培养学生分析问题解决问题的能力,提高学生设计电路、调试电路的实验技能。
设计要求
1) 设计一个脉冲发生电路,为计时器提供脉冲、为报时器提供驱动蜂鸣器的脉冲信号。
2) 设计计时电路,完成0分00秒~9分59秒的计时功能。
3) 设计报时电路,使数字计时器从9分53秒开始报时,每隔一秒发一声,共发三声低音,一声高音;即9分53秒、9分55秒、9分57秒发低音,9分59秒发高音。
4) 设计校分电路,在任何时候,拨动校分开关,可进行快速校分。
5) 时间清零电路,具有开机自动清零功能,并且在任何时候,按动清零开关,可以进行计时器清零。
6) 系统级联调试,将以上电路进行级联完成计时器的所有功能。
设计电路总体原理框图
计时电路
计时电路
译码显示电路
清零电路
报时电路
校分电路
脉冲发生电路
电路工作原理简述
电路由振荡器、分频器、计数器、译码器、显示器、校时电路和报时电路组成。振荡器产生的脉冲信号经过分频器作为秒脉冲,秒脉冲送入计数器,计数器通过“时”、“分”、“秒”译码器显示时间。较分电路实现对“分”上数值的控制,而不受秒十位是否进位的影响,报时电路通过1kHz或2kHz的信号和要报时的时间信号进行“与”的运算来实现的顶点报时的,通过两个不同频率的脉冲信号使得在不同的时间发出不同的声响。
各单元电路原理及逻辑设计
脉冲发生电路
脉冲发生电路是为计时电路提供计数脉冲的,因为设计的是计时器,所以需要产生2Hz的脉冲信号。为提供较为精确的秒脉冲信号,采用32768Hz的石英晶体多谐振荡器作为脉冲信号源。分频器
文档评论(0)