实时数字信号处理概述要点解析.ppt

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
实时数字信号处理概述要点解析

2 实时数字信号处理技术概述 2.1 绪论 2.2 实时数字信号处理系统的组成 2.3 数字信号处理器的选择和发展 2.4 实时数字信号处理系统的设计 2.1 绪论 信号类型:连续时间信号(模拟信号)、离散时间信号、数字信号 模拟信号:有源、无源器件处理 随着信息科学和微电子技术的快速发展,数字信号处理的理论及数字信号处理器己广泛应用于通信、家电、航空航天、工业测量和控制、生物医学工程及军事等许许多多的领域。由于设计和实现一个实时的数字信号处理系统不仅需要系统地掌握信号处理的理论,而且要熟练地掌据DSP硬件的知识,因此,对设计者的要求是非常高、也是相当全而的。 介绍实时数字信号处理系统的基本概念。 2.2 实时数字信号处理系统的组成 数字信号处理实现:非实时与实时 非实时:PC机等 实时:1、快速的算法、高效的编程; 2、高性能的硬件支持。 完成实时数字信号处理任务的高性能硬件包括:DSPs、FPGA、MEMORY等器件。另外还有输入/输出通道、通信(串、并行)、人机接口、总线(PCI、USB、VXI、 3xBUS 、LAN、CAN)等,整个系统的协调运行还要依靠正确的逻辑控制电路设计。 2.2.1 输入、输出通道 输入通道:放大器、抗混叠滤波器、ADC 放大器:放大倍数(增益)、带宽、电平、耦合形式[直流(视频)、交流(变压器耦合、中频)] 抗混叠滤波器:低通、带通、截止频率 ADC:精度(位数)、采样频率(视频、中频)、SNR≈6BdB(16BIT:96dB)、并串、自校验等 输入通道重要:a.应用情况 ;b. 量化噪声(ADC为主);c.设计难度。 输出通道:DAC、重构滤波器、放大器(如CD播放机) DAC:精度(位数)、采样频率(速度)、并串、处理(内插滤波) 重构滤波器:低通、截止频率 放大器:变压器(差分变单端/高速)、电流、电压、带宽、驱动能力等 2.2.2 DSP硬件 2.2.2.1 数字信号处理器的特点 实时数字信号处理技术的核心和标志是数字信号处理器(DSPs)。第一个DSPs(TMS32010)以来,处理器技术水平得到了十分迅速的提高,而FFT等提出促进DSPs的发展。DSPs有别于普通的科学计算与分析,它强调运算处理的高速实时性,因此DSPs除了具备普通微处理器所强调的高速运算和控制功能外,针对高速实时数字信号处理,在处理器结构、指令系统、指令流程上做了很大的改动,其结构特点如下: ①DSP采用数据和程序总线分离的哈佛结构及改进的哈佛结构,而非冯·诺依曼结构,指令执行速度更高; ②DSP大多采用流水技术,从而在不提高时钟频率的条件下减少了每条指令的执行时间; ③片内有多条总线可以同时进行取指令和多个数据存取操作,并且有辅助寄存器用于寻址,它们可以在寻址访问前或访问后自动修改内容,以指向下一个要访问的地址; ④针对滤波、相关、矩阵运算等需要大量乘法累加运算的特点,DSP大都配有独立的乘法器 和加法器,使得同一时钟周期内可以完成相乘、累加两个运算,许多DSP可以同时进行乘、加、减运算,大大加快了FFT的蝶形运算速度; ⑤许多DSP带有DMA通道控制器,以及串行通信口等,配合片内多总线结构,数据块传送速度大大提高; ⑥配有中断处理器和定时控制器,可以很方便地构成一个小规模系统; ⑦具有软、硬件等待功能,能与各种存储器接口。 2.3 DSPs的选择和发展 DSP的应用范围十分广阔,不同的应用领域和不同的性能需要不同类型的DSP。在军事和尖端科技领域,对性能因素的考虑远远高于对成本等因素的考虑,因而这一应用领域总是集中体现了当今最先进的DSP发展水平。而在广阔的民用产品设计中,成本和性能同样重要,例如定点DSP的成本远低于浮点DSP,通信、语音、图像处理往往采用定点DSP就可以满足要求。定点DSP功耗也较低,一般在 0.5~1.5W,其低电压(2.5V、3.3V)型仅 200mw以下,而且在休眠模式下(Power down或Sleep)功耗更低。浮点 DSP由于片内集成度、运算复杂性较高,功耗是定点DSP的3~5倍。因而过去和现在定点DSP在应用广泛性上占主导地位。但随着VLSI技术的发展,决定芯片生产成本的因素中,生产批量的大小起着越来越大的作用,尽管浮点DSP的结构复杂、集成度很 高,如果它能获得市场的承认而得到广泛应用,其价格会大幅度下降。 另外,各种DS

文档评论(0)

LOVE爱 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档