- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
高速低功耗闪存芯片设计
摘要
近年来,随着便携式、手持式电子设备如手机、MP3、掌上电脑的大量应
用与普及,对高速、低功耗闪存的需求越来越大。本文针对高速低功耗闪存
芯片的设计进行了研究。本课题研究主要包括以下几个方面:
1.闪速存储器件的单元特性,从功能模块的构架和操作控制时序上进行
优化.进行了高速低功耗读写特性的设计。
2.通过对读出放大电路和其他的读出关键路径的优化,实现芯片高速低
功耗的读出特性设计。
3.通过对电荷泵和高压稳压电路中间电平产生电路等电路的设计和优
化,使芯片的擦写速度和功耗性能得到了提高。
设计在华虹0.25um数字嵌入式闪存工艺上进行设计和仿真验证,模拟部
进行功耗分析。仿真结果显示,电路的功能和性能达到了设计要求,版图实
现在cadence环境下完成,并用DRACULA完成LVS/DRC验证。
关键词:集成电路,闪速存储器,读出放大器,电荷泵.稳压电路
中图分类号:TN4
第3爽共62负
高速低功耗闪存芯片设计
Abstract
Recentlythe mixed—mode
portable suchascell
systems phone,MP3player
})DAare used.Andthedemands
popular for
highspeed,low
power
COnsumption
t.1ash
memoryare
expanding.
This
thesiS describesthe
firstly structureand
operational
principle
()rFlash and
Memorycell, analyzesthe used
commonlystructuresand
ion
operat oftheFlash
timing Memory dosome
chip.Then 011the
improvement
ofthe
timing controlblockstomeet low
highspeedpower
consumption
demands.Afterthis i
on the
emphasize of
文档评论(0)