- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA技术第二章FPGACPLD结构与应用研讨
1. Altera 最大的可编程逻辑器件供应商之一 CPLD:MAX系列 FPGA:Stratix系列、FLEX系列、ACEX系列、Cyclone系列等 IP核 / 2. Xilinx FPGA的发明者 最大可编程逻辑器件供应商之一 99年Xilinx收购了Philips的PLD部门 CPLD:XC9500系列 FPGA:Virtext系列、Spartan系列 / 3. Lattice 世界第三大可编程逻辑器件供应商 ISP ( In-System Programming )技术 99年Lattice收购Vantis(原AMD子公司) 2001年收购Lucent微电子的FPGA部门, Lattice中小规模PLD/FPGA比较有特色 ispMACH4000系列PLD LatticeEC/ECP系列FPGA 可编程模拟芯片ispPAC / 2.7 编程与配置 常见的大规模PLD的编程工艺有三种: 基于电可擦除存储单元的EEPROM或FLASH技术 基于SRAM查找表的编程单元 基于反熔丝单元 1. CPLD的ISP编程 2. FPGA的配置 3. 专用器件配置FPGA 4. 单片机配置FPGA 习题 什么是基于乘积项的可编程逻辑结构? 什么是基于查找表的可编程逻辑结构? CPLD/FPGA/BST英文解释 CPLD/FPGA的内部构成 PROM、PLA、PAL、GAL的区别及逻辑表示方式 EDA技术 主讲:牛军浩 第二章 FPGA/CPLD结构与应用 2.1 PLD的分类 2.2 简单PLD原理 2.3 CPLD结构与工作原理 2.4 FPGA结构与工作原理 2.5 硬件测试 2.6 PLD产品 2.7 编程与配置 教学目的 掌握CPLD/FPGA的结构及工作原理 掌握CPLD/FPGA的配置和编程方法 基本PLD器件的原理结构 输入 缓冲 电路 与 阵 列 或 阵 列 输出 缓冲 电路 … … 数字电路系统都是由与门、非门、或门、传输门等基本门来构成 2.1 PLD的分类 由基本门可以构成两类数字电路: 组合电路: 在逻辑上输出总是当前输入状态的函数。 时序电路: 输出是当前系统状态与当前输入状态的函数。 2.1 PLD的分类 按集成度分: 2.1 PLD的分类 2.1 PLD的分类 按结构分: 乘积项结构 基本结构为“与-或”阵列的器件 PLD/CPLD 查找表结构 由查找表组成可编程门,再构成阵列 FPGA 2.1 PLD的分类 按编程工艺分: 熔丝(Fuse)型器件 反熔丝(Anti-Fuse)型器件 EPROM型器件 EEPROM型器件 SRAM型器件 Flash型器件 2.2 PLD原理 1. 电路符号表示: 非门 与门 或门 异或门 2.2 PLD原理 2. 电路结构表示: 2.2 PLD原理 3. PROM 地址译码部分 PROM存储单元阵列 输出缓冲部分 与阵列固定 或阵列可编程 包含所有输入的最小项 利用率低 2.2 PLD原理 4. PLA 与阵列可编程 或阵列可编程 不需要包含输入变量的每个最小项 需要化简成最简的与或表达式 算法复杂,速度下降 2.2 PLD原理 5. PAL 与阵列可编程 或阵列固定 简化了设计算法 提高了运行速度 熔丝工艺生产,一次编程,修改不方便 2.2 PLD原理 6. GAL (General Array Logic) EEPROM工艺 或阵列固定 与阵列可编程 OLMC(Output Logic Macro Cell) 专用组合输出、专用输入、组合输出双向口,寄存器输出、寄存器I/O等 结构图参看P35,图3-18 2.3 CPLD工作原理与结构 1. PLD器件的缺点 阵列规模小,资源少 片内寄存器资源不足,难构成时序电路 I/O不灵活 编程不方便 2. CPLD器件的结构 CPLD(Complex PLD) 逻辑阵列块 宏单元 扩展乘积项 可编程连线阵列 I/O控制块 2.3 CPLD工作原理与结构 ???????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????????? MAX7128S的结构 MAX7000系列的单个宏单元结构 可编程寄存器 共享扩展乘积项结构 并联扩展乘积项结构 PIA信号布线到LAB的方式 IO控制块结构 2.4 FPGA工作原理与结构 1. FPGA的特点 可编程查找表 LUT(Look Up Table) 基于
您可能关注的文档
最近下载
- 2009石油化工行业检修工程动工预算定额说明.docx
- YB∕T6294-2024 锌铝合金镀层弹簧钢丝(报批稿).pdf VIP
- TSGZ6001—2019特种设备作业人员考核规则正文.pdf VIP
- 新湘教版七年级数学上册全册导学案.pdf VIP
- 2025年内蒙古自治区呼和浩特市初一新生入学分班考试真题含答案.docx VIP
- 2025年西藏高考理综真题试卷及答案.docx VIP
- 部编人教版一年级数学上册全册教案.docx VIP
- 超市经营服务方案.docx VIP
- 腐蚀数据与选材手册-校对版.xls VIP
- 六年级下册语文试卷-《金色的鱼钩》一课一练(含答案)人教部编版.pdf VIP
文档评论(0)