EDA设计技术教学第2章可编程逻辑器件概论.pptVIP

  • 3
  • 0
  • 约4.83千字
  • 约 55页
  • 2018-04-15 发布于湖北
  • 举报

EDA设计技术教学第2章可编程逻辑器件概论.ppt

EDA设计技术教学第2章可编程逻辑器件概论

纯双端方式存储器框图及其时序 2.5.5.4 移位寄存器 一个规模为w*m*n的移位寄存器是指输入数据的数据宽度为w、长度为m、抽头数为n,存储空间必须小于或等于M9K存储块或M144K存储块的最大位数(9K位或144K位),而且 必须小于或等于存储块的最大数据宽度(36位)。 若一个存储块的容量不够,可将M9K或M144K存储块级联使用。 FPGA的嵌入式移位寄存器 2.5.5.5 ROM存储器 FPGA的嵌入式ROM存储器以指定文件格式的初始化文件写入ROM数据,例如Altera公司的Cyclone II/III/IV系列,使用.mif格式的ROM初始化格式文件。 将ROM存储器当作单端口方式存储器进行读操作 2.6配置与编程 配置或编程:CPLD或FPGA是电子系统运行的物理载体,在投入正式运行阶段(即用户工作模式)之前,必须将物理载体的逻辑关系和互联关系映射到逻辑器件 配置或编程的区别:存储逻辑和互联数据的存储器是易失性存储器(如SRAM)还是非易失性存储器(如EEPROM) 配置 FPGA利用SRAM存储逻辑和互联映射数据。 每次接通电源、复位结束、进入配置状态之后,SRAM都要重新从EEPROM、Flash等外部存储器加载逻辑和互联映射数据,以初始化FPGA内部的寄存器和输入输出口,最后进入用户工作模式的运行状态。 因此,向FPGA的EEPROM、Flash等外部存

文档评论(0)

1亿VIP精品文档

相关文档