第八章 系统总线.ppt

  1. 1、本文档共40页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第八章 系统总线

Ch 8: System Bus 系统总线 总线基本概念 总线设计要素 总线标准 总线互连结构;;;总线的分类;Intel 体系结构中特指的“系统总线”;系统总线通常由一组控制线、一组数据线和一组地址线构成。也有些总线没有单独的地址线,地址信息通过数据线来传送,这种情况称为数据/地址复用。 数据线(Data Bus):承载在源和目部件之间传输的信息。数据线的宽度反映一次能传送的数据的位数。 地址线(Address Bus) :给出源数据或目的数据所在的主存单元或I/O端口的地址。地址线的宽度反映最大的寻址空间。 控制线(Control Bus) :控制对数据线和地址线的访问和使用。用来传输定时信号和命令信息。典型的控制信号包括: 时钟(Clock):用于总线同步。 复位(Reset):初始化所有设备。 总线请求(Bus Request):表明发出该请求信号的设备要使用总线。 总线允许(Bus Grant):表明接收到该允许信号的设备可以使用总线。 中断请求(Interrupt Request):表明某个中断正在请求。 中断回答(Interrupt Acknowledge) :表明某个中断请求已被接受。 存储器读(memory read):从指定的主存单元中读数据到数据总线上。 存储器写(memory read):将数据总线上的数据写到指定的主存单元中。 I/O读(I/O read):从指定的I/O端口中读数据到数据总线上。 I/O写(I/O Write) :将数据总线上的数据写到指定的I/O端口中。 传输确认(transmission Acknowledge) :表示数据已被接收或已被送到总线;总线设计要素 ;信号线类型;总线裁决(总线控制/使用/访问权的获得) ;总线裁决(总线控制/使用/访问权的获得);菊花链总线裁决;计数器定时查询裁决;独立请求方式裁决;自举分布式裁决;冲突检测方式裁决;总线定时方式;同步总线 (Synchronous Bus);非时钟定时,没有一个公共的时钟标准。因此,能够连接带宽范围很大的各种设备。总线能够加长而不用担心时钟偏移(clock skew)问题 采用握手协议(handshaking protocol)即:应答方式。 只有当双方都同意时,发送者或接收者才会进入到下一步,协议通过一对附加的“握手”信号线(Ready、Ack)来实现 异步通信有非互锁、半互锁和全互锁三种方式;Handshaking Protocol(握手协议);半同步总线;Split Bus Transaction(拆分总线事务);Split Bus Transaction(拆分总线事务);例1:同步和异步总线的最大带宽比较;例2:数据块大小对带宽的影响;举例-数据块大小对带宽的影响;举例-数据块大小对带宽的影响;增加同步总线带宽的措施;关于I/O总线标准;PCI总线扩展槽;(自学) PCI总线标准;(自学) PCI总线标准;;(3) PCI数据传送过程 PCI总线上的数据传送由一个地址周期和一个或多个数据周期组成。 所有事件在时钟下降沿(即在时钟周期中间)同步。总线设备在时钟上升沿采样总线信号;(自学) PCI总线标准;总线互连结构;;y;本章小结;I/O总线,I/O控制器,I/O接口与I/O设备的关系;本章作业

文档评论(0)

cbf96793 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档