数字系统与逻辑设计--第五章(A)研讨.pptxVIP

数字系统与逻辑设计--第五章(A)研讨.pptx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字系统与逻辑设计--第五章(A)研讨

电路中心 张咏梅 电子工程学院 第五章 时序逻辑电路 5.1 概述 5.2 同步时序逻辑电路分析 5.3 常用时序电路的设计 5.4 一般时序逻辑电路的设计方法 电路中心 张咏梅 电子工程学院 5.1 概述 时序逻辑电路的特征:任一时刻的输出信号不仅取决于当时的输入信号,而且还取决于电路原来的状态,也就是还与以前的输入有关。 时序电路 同步时序电路 异步时序电路 所有的触发器的时钟都与同一个时钟脉冲连在一起,每一个触发器状态的变化都与同一个时钟脉冲同步。 各触发器的时钟不是来自同一个时钟脉冲源,在状态变化时,有的触发器状态与时钟脉冲同步,有些则要滞后一些。 重点 电路中心 张咏梅 电子工程学院 同步时序电路的结构框图 状态变量 激励方程(驱动方程): Y=f (输入信号X,现状态Sn) 状态方程: 输出方程: 对外输出 外部输入 Sn+1=h (输入信号X,现状态Sn) Z=g (输入信号X,现状态Sn) 电路中心 张咏梅 电子工程学院 串行加法器 串行加法:将两个多位二进制数相加时,采取从低位到高位逐位相加的串行方式完成相加运算,输出也为串行输出。 时序电路的结构特点: 1、通常包含组合电路和存储电路两个组成部分,且存储电路是必不可少的。 2、存储电路的输出状态必须反馈到组合电路的输入端,与外输入信号共同决定组合电路的输出和触发器的下一状态。 进位 将本位相加后的进位保存下来,以备高一位相加时使用。 四位并行 加法器 以触发器为记忆存储电路的同步时序电路又称为有限状态机FSM(finite state machine)。 输入 和 a0b0 S0 ↑ a1b1 S1 a2b2 0 S2 C0 C1 C0 C1 C2 ↑ 电路中心 张咏梅 电子工程学院 时序电路的分类 按输出信号的特点分类: 1、米里型(Mealy mode):输出信号不仅取决于存储电路的状态,而且还取决于输入变量。 2、摩尔型(Moore mode):输出信号仅仅取决于存储电路的状态,而与当时的输入信号无关。 Mealy型状态机 Moore型状态机 电路中心 张咏梅 电子工程学院 同步时序电路的状态表 状态表是用来表示下一状态以及输出与电路的输入和现在状态的关系的表格。 下一状态/输出 外输入 经过状态编码的、用二进制代码表示状态的状态表称为状态转移表。 现在状态 米里型状态表 摩尔型状态表 摩尔型状态转移表 电路中心 张咏梅 电子工程学院 5.2 同步时序逻辑电路分析 5.2.1 常用时序电路简介 5.2.2 同步时序逻辑电路分析方法 5.2.3 一般同步时序电路分析举例 5.2.4 移位寄存器及其应用电路的分析 5.2.5 异步时序逻辑电路的分析方法 电路中心 张咏梅 电子工程学院 5.2.1 常用时序电路简介 一、寄存器 由多位触发器构成,用来寄存多位二进制信息的同步时序电路称为寄存器。 将n个触发器的时钟端连接起来就构成n位寄存器。 边沿触发器 电路中心 张咏梅 电子工程学院 寄存器与锁存器 74LS374的功能表 74LS373的功能表 电平触发(锁存器) 边沿触发 (寄存器) 有些资料上对锁存器和寄存器的提法不加区别,但是在使用时必须注意区分,主要是要看系统中用来控制数据存入的是什么信号,如果是电平信号,则一定要用锁存器;如果是时钟边沿控制寄存,则一定要用寄存器。 电路中心

文档评论(0)

yy558933 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档