清华大学微电子技术系列培训.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
清华大学微电子技术系列培训.doc

清 华 大 学 微 电 子 技 术 系 列 培 训 射频CMOS 频率合成器集成电路实用设计 培 训 邀 请 函 一次难得的交流机会,欢迎您报名参加本次培训班。 主办单位: 清华大学 微电子学研究所 主讲教师介绍:张刚 博士 张刚博士于1994年在清华大学电子工程系微电子专业获得工学学士学位,1994-1996年在清华微电子所直读博士研究生,后于1996年赴美留学,在卡内基-梅隆大学 Carnegie Mellon University, Pittsburgh, PA 师从L. Richard Carley 教授,获得电子与计算机工程 Electrical and Computer Engineering 的硕士和博士学位。在博士研究期间,他从事了射频和混合电路的设计及CAD的研究。 从2002年起,他先后在摩托罗拉公司半导体部 (现飞斯卡尔)和高通公司射频集成电路部门从事电路设计工作。他现在高通任资深电路设计工程师。 他先后参与了多项射频接收发射芯片组的设计。近两年,他领导设计了多个CMOS深亚微米和65纳米射频频率合成器系统,应用于 CDMA 和 UMTS 手机芯片,以及全球定位系统和移动电视接收芯片。其中有三个手机芯片组已经进入大批量商业化生产。 张博士曾发表八篇国际会议和期刊论文。他已有一项美国专利被批准,并有四项美国专利在审批期间。 讲课内容: Synthesizer specifications in RF applications, topics covered; Synthesizer overall specs: integrated phase noise, spot phase noise, reference/fractional spurs, reciprocal mixing, spec calculations and scenarios; Synthesizer sub-block specs: charge pump specs, pfd/charge pump phase noise, XO buffer phase noise, VCO pushing, prescaler etc. Specs for major applications: cellular, dvb, wi-fi etc. PLL architectures, topics covered: integer N PLLs: pros and cons; fractional N PLLs: sigma-delta modulator, residual phase error cancellation; PLL system, topics covered: loop response and transfer function; noise sources and transfer functions; reference and fractional spur mechanisms; loop filter design; PLL sub-block designs, topics covered: charge pump: linearity, mismatch, phase noise; pre-scaler and N counters; phase-frequency detector; LO/XO dividers/buffers; Sigma-delta Fractional N PLL design, topics covered: Sigma-delta modulator design; Block-level specific design considerations; Practical PLL design issues, topics covered: Spur suppression through design and layout; Noise: bias, power supply, coupling, simulation; Layout: isolation, power routing, grounding, floor-plan; All digital PLL in 65nm and beyond, introductory topics covered: Architecture; System noise analysis; Time to Digital Converter TDC ; RF VCO design premier, topics covered; Architectures; Practical design consid

文档评论(0)

ailuojue1 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档