dg128PLL设置.docVIP

  • 8
  • 0
  • 约3.09千字
  • 约 4页
  • 2017-06-07 发布于重庆
  • 举报
dg128PLL设置

MCU的支撑电路一般需要外部时钟来给MCU提供时钟信号,而外部时钟的频率可能偏低,为了使系统更加快速稳定运行,需要提升系统所需要的时钟频率。这就得用到锁相环了。例如MCU用的外部晶振是16M的无源晶振,则可以通过锁相环PLL把系统时钟倍频到24M,从而给系统提供更高的时钟信号,提高程序的运行速度。51单片机,AVR单片机内部没有锁相环电路,其系统时钟直接由外部晶振提供。而XS128内部集成了锁相环电路,其系统时钟既可由外部晶振直接提供,也可以通过锁相环倍频后提供,当然,还有由XS128内部的时钟电路来提供(当其它来源提供的系统时钟不稳定时,内部时钟电路就起作用了,也就是自时钟模式)。 MC9S12XS128单片机的内部时钟可达80MHZ,从而使片内总线时钟达到40MHZ(外部晶振为16MHZ)。XS系列的PLL虽然可以兼容DG系列的PLL,但其中内部是有些差异的。当然,用DG系列的PLL程序放在XS系列的芯片中,也是可以运行的,就是上面说的,XS系列的PLL兼容DG系列的PLL。 ?????????????现在介绍一下XS系列中PLL用到的个别寄存器,及要注意的一些东西: 1、??REFDV: ?xml:namespace prefix = v ns = urn:schemas-microsoft-com:vml / REFFRQ[1:0]默认值为00,表示参考时钟频

文档评论(0)

1亿VIP精品文档

相关文档