- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
哈尔滨工程大学微机原理与接口技术第2讲-80X86微处理器.ppt
第2章 80X86微处理器与系统构成原理 2.1 8086CPU编程结构 常用引脚 工作模式 操作时序 存储器与I/O组织 2.2 8086CPU编程结构 2.3 常用引脚与工作模式 2. 3.3 8086引脚 74LS373 74LS245 2.4 8086微处理器的操作时序 2.4.2 8086微机系统的主要操作 ①系统的复位与启动操作;②暂停操作;③总线操作;(I/O读、I/O写、存贮器读、存贮器写)④中断操作;⑤最小模式下的总线保持;⑥最大模式下的总线请求/允许。 2.4.2 最小模式下典型的时序分析 (1)最小方式下的总线读操作 写总线周期示意图(最小模式) 4. 中断响应周期 对可屏蔽中断 5. 系统的复位和启动操作 内部寄存器(除CS)清0 标志寄存器清0 指令队列清0 将FFFFH送CS 地址总线的低16位对I/O寻址 64K 8位的I/O设备与16位DB的连接 低8位:A0 0 偶地址 高8位:A0 1 奇地址 奇偶地址都可:A0和BHE结合实现 * 微计原理与接口技术 * 2.1.1 80x86微处理器简介 32K,512K 64G 36 64 31 233~333 750 64 1997 P II 8K+8K 4G 32 64 32 60~166 310~330 64 1993 586 8K 4G 32 32 32 25~100 120~160 32 1990 80486 有 4G 32 32 32 12.5~33 27.5 32 1985 80386 无 16M 24 16 16 6~20 13.4 16 1982 80286 无 1M 20 8 16 4.77 2.9 准16 1979 8088 无 1M 20 16 16 4.77 2.9 16 1978 8086 高速缓冲存储器 寻址空间 AB/位 外DB /位 内DB /位 主频/MHz 集成度 字长/位 发布年份 型号 2.2.1 8086的主要特征 1978年6月, 2.9万多个晶体管,单一+5V电源供电。 1 16位的内部寄存器和数据总线; 2 20位地址总线,寻址范围1M字节; 3 指令系统,133条指令; 4 低16位地址总线寻址I/O端口,64K个I/O端口; 5 中断功能强,中断源可达256个; 6 支持最小和最大两种工作模式。 地址 加法器 AH AL BH BL CH CL DH DL SP BP SI DI 通用寄存器 暂存寄存器 ALU 标志 EU 控制 系统 执行部件 (EU) 8086 ALU数据总线 (16位) 1 2 3 4 5 6 指令队列 总线接口部件 (BIU) CS DS SS ES IP 内部通信 寄存器 8086 总线 总线 控制 逻辑 数据总线 (16位) Σ 地址总线(20位) 2.2.1 8086编程结构 8086CPU中有14个16位的寄存器,其结构如下图。 2.2.3 8086寄存器结构 标志寄存器FLAGS 8086CPU中设立一个两字节的标志寄存器FLAGS(又称PSW、FR),有9个标志位: 6个状态标志位,表示运算结果的状态,包括CF、PF、AF、ZF、SF和OF; 3个控制标志位,用来控制CPU的操作,包括IF、DF和TF。 D15 D14 D13 D12 D11 D10 D9 D8 D7 D6 D5 D4 D3 D2 D1 D0 × × × × OF DF IF TF SF ZF ×AF × PF × CF 2.3.1 8086的两种工作方式 最小模式: 系统中只有8086一个处理器,所有的控制信号都 是由8086CPU产生。 最大模式: 系统中可包含一个以上的处理器,比如包含协处 理器8087。在系统规模比较大的情况下,系统控 制信号不是由8086直接产生,而是通过与8086配 套的总线控制器等形成。 (1)引脚信号设计特点 地址线、数据线、状态线复用 分时复用方式,即在不同时间传送不同的信息; AD0~AD15分时复用,双向工作 A19/S6~A16/S3 一些引脚的功能因CPU的工作方式(最小方式/最大方式)的不同而不同。 与工作方式有关的控制线(最小方式) 8086的MN/MX引脚接+5V时,CPU处于最小工作方式,其基本配置如下图所示。 ___ 与工作方式有关的控制线(最大方式) 8086的MN/MX引脚接地时,CPU处于最大工作方式,其基本配置如下图所示 时序 2.4.1 总线周期的概念 指令 指令周期 完成一条指令所需要的时间,是由一个或多个总线周期组成 CPU能够识别并执行的命令 CPU执行各种操作的时间先
文档评论(0)