LPC2468FBD208.docVIP

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
LPC2468FBD208

恩智浦微控制器设计的LPC2468微控制器,采用16位/32位ARM7TDMI-S CPU内核,拥有实时调试接口,同时包含JTAG和嵌入式跟踪。LPC2468拥有一个512 kB片内高速闪存。该Flash存储器包括一个特殊的128位宽度存储接口和加速架构,使得CPU可以执行闪存中的顺序指令,其系统时钟速率最高可达72 MHz。只有LPC2000 ARM微控制器系列产品才具有这项特性。LPC2468可执行32位ARM和16位Thumb指令。支持两种指令集意味着工程师可以选择自己的应用程序在子程序的水平上优化性能还是代码大小。当内核在Thumb状态下执行指令时,它能够以很小的性能损失换取超过30%的代码压缩,而在ARM状态下执行指令时,则最大限度地提高内核性能。 LPC2468微控制器是多用途通信应用的理想选择。它集成了1个10/100M以太网媒体访问控制器(MAC),1个带4 KB端点RAM的USB全速设备/主机/OTG控制器,4个UART,2个控制器局域网络 CAN 通道,1个SPI接口,2个同步串行端口(SSP),3个I2C接口,以及1个I2S接口。这种串行通信接口的集合支持以下功能部件;一个片内4 MHz内部精密振荡器,总大小98 KB的RAM,由64 KB本地SRAM,16 KB用于以太网的SRAM,16 KB通用DMA SRAM和2 kB电池供电的SRAM组成,以及一个外部存储器控制器(EMC)。这些特性使得该器件最适用于通信网关和协议转换器。作为很多串行通信控制器,通用定时功能和存储功能的补充,它还拥有各种32位定时器,一个改进的10位ADC和10位DAC,2个PWM单元,4个外部中断引脚,以及多达160个GPIO线。LPC2468将64个GPIO引脚与基于硬件的矢量中断控制器 VIC 连接,这意味着外部输入可以产生边沿触发的中断。所有这些特性使得LPC2468特别适用于工业控制和医疗系统应用。 特性和优势 ARM7TDMI-S处理器,以高达72 MHz的频率运行。 128 KB片内闪存程序存储器,实现在系统编程 ISP 和在应用编程 IAP 功能闪存程序存储器位于ARM局部总线,用于高性能CPU访问 98 kB片内SRAM包括: ARM局部总线上的64 KB SRAM,用于高性能CPU访问。 用于以太网接口的16 KB SRAM 也可被用作通用SRAM。 用于通用DMA的16 KB SRAM也可通过USB访问。 2 kB SRAM数据存储由实时时钟 RTC 电源域提供动力。 双路先进高性能总线 AHB 系统允许以太网DMA、USB DMA和片内闪存的程序执行同时无冲突工作。 EMC支持异步静态存储器设备,例如RAM、ROM、闪存、以及动态存储如单数据速率SDRAM。 先进矢量中断控制器 VIC ,支持最大32个矢量中断。 AHB上的通用DMA GPDMA 控制器,可用于SSP、I2S总线、SD/MMC接口以及内存到内存的传输。 串行接口: 以太网MAC,带MII/RMII接口和相关DMA控制器。这些功能位于一个独立AHB中。 USB 2.0全速双端口设备/主机/OTG控制器,带片内PHY和相关DMA控制器。 带小数波特率生成器的4个UART,1个带调制解调器控制I/O,1个带IrDA支持,全部都带FIFO。 双通道CAN控制器。 SPI控制器。 2个SSP控制器,带FIFO和多协议功能。一个是SPI端口的备用,共享其中断。SSP可用于GPDMA控制器。 3个I2C总线接口(一个带漏极开路,两个带标准端口的引脚)。 I2S Inter-IC Sound 接口,用于数字音频输入或输出。可用于GPDMA。 其它外设: SD/MMC存储卡接口。 160个通用I/O引脚,带可配置的上拉/下拉电阻。 输入在8引脚中多路复用的10位ADC。 10位DAC。 4个通用定时器/计数器,带8个捕获输入和10个匹配输出。每个定时器块都有一个外部计数输入。 2个PWM/定时器模块,支持三相电机控制每个PWM都有一个外部计数输入。 具有独立电源域的RTC。时钟源可以是RTC振荡器或APB时钟。 2 kB SRAM由RTC电源引脚供电,在芯片其它部分断电时仍允许数据存储。 看门狗定时器 WDT 。WDT可用内部RC振荡器,RTC振荡器或APB时钟作为时钟源。 与现有工具兼容的标准ARM测试/调试接口。 支持实时跟踪的仿真跟踪模块。 3.3 V单电源(3.0 V至3.6 V)。 4种低功耗模式:空闲模式、睡眠模式、掉电模式和深度掉电模式。 四个可配置为边沿/电平触发的外部中断输入。所有端口0和端口2上的GPIO引脚均可用作边沿触发的中断源。 处理器通过任何可在掉电模式中运行的

文档评论(0)

peain + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档